[发明专利]一种高分辨率数字存储示波器在审
申请号: | 201510232360.9 | 申请日: | 2015-05-08 |
公开(公告)号: | CN104931755A | 公开(公告)日: | 2015-09-23 |
发明(设计)人: | 杨江涛;邵成华;王励;吕增强;向前;田万里 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | G01R13/02 | 分类号: | G01R13/02 |
代理公司: | 北京众合诚成知识产权代理有限公司 11246 | 代理人: | 龚燮英 |
地址: | 266000 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高分辨率 数字 存储 示波器 | ||
1.一种高分辨率数字存储示波器,其特征在于,包括:低噪声通道单元、高分辨率数据采集与大容量数据存储单元、时基与触发单元、接口与控制单元、微处理器、系统电源以及人机交互单元;
所述低噪声通道单元,与所述高分辨率数据采集与大容量数据存储单元、时基与触发单元以及接口与控制单元连接,用于对输入信号进行低噪声放大和噪声隔离;
所述高分辨率数据采集与大容量数据存储单元,用于对所述低噪声通道单元输出的信号进行高分辨率的数据采集和大容量采集数据的存储;
所述时基与触发单元,包括时钟电路和触发电路,分别用于提供采样时钟信号和测定采样数据与触发点时间间隔;
所述人机交互单元、微处理器以及接口与控制单元顺次连接,用于根据用户的指令完成对该示波器的控制与处理结果的显示;
所述系统电源用于为上述各单元提供电源。
2.根据权利要求1所述的示波器,其特征在于,所述低噪声通道单元包括顺次连接的固定衰减器、阻抗衰减器以及集成可控增益放大器;
其中,所述固定衰减器,用于功率电平调整;
所述阻抗变换电路,用于实现50Ω和1MΩ的输入阻抗变换;该阻抗变换电路包括一机械开关和一50Ω对地电阻;
所述集成可控增益放大器,包括预放大器、程控衰减器以及后放大器,分别用于实现信号的放大、步进衰减以及输出驱动;该集成可控增益放大器提供两路源信号:第一路信号用于输出到所述高分辨率数据采集与大容量数据存储单元,第二路信号用于输出到所述时基与触发单元。
3.根据权利要求2所述的示波器,其特征在于,所述低噪声通道单元中的有源器件的电源全部采用二次稳压隔离的方式。
4.根据权利要求2所述的示波器,其特征在于,所述高分辨率数据采集与大容量数据存储单元,包括顺次连接的高分辨率数据采集电路、高速数据处理电路及大容量数据存储电路,分别用于对所述第一路信号进行采集、数据处理以及存储。
5.根据权利要求4所述的示波器,其特征在于,每一个所述高分辨率数据采集电路包括两片12bit分辨率高速ADC,用于通过交叉采样方式进行数据采样;
所述高速数据处理电路为FPGA,包括数据接收、数据处理以及存储器接口,具体用于完成24bit位宽1Gbps数据流的接收,并对接收后的数据进行降速处理;
所述大容量数据存储电路,具体用于将经降速处理后的数据通过交叠存储的方式存储到两个内存单元中。
6.根据权利要求5所述的示波器,其特征在于,所述时钟电路包括频率合成器和参考时钟振荡器,用于产生1GHz时钟信号提供给所述高速ADC作为转换器时钟;还用于产生同源的62.5MHz取样主时钟和触发同步时钟,分别提供给取样速率发生器和所述触发电路。
7.根据权利要求1所述的示波器,其特征在于,所述触发电路包括触发形成电路和触发内插电路;
所述触发形成电路用于触发源选择、触发条件控制以及异步触发脉冲形成;
所述触发内插电路用于内插脉冲形成、内插脉冲扩展和脉冲宽度测量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510232360.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种补偿型电压检测器
- 下一篇:三维波形数据的异常检测方法