[发明专利]芯片上的接口电路中的输出驱动电阻在审

专利信息
申请号: 201510241187.9 申请日: 2015-05-13
公开(公告)号: CN104852725A 公开(公告)日: 2015-08-19
发明(设计)人: 孔亮;彭进忠;王强;戴颉;李耿民;职春星 申请(专利权)人: 灿芯半导体(上海)有限公司
主分类号: H03K19/0175 分类号: H03K19/0175
代理公司: 无锡互维知识产权代理有限公司 32236 代理人: 庞聪雅
地址: 201203 上海市浦东*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 芯片 接口 电路 中的 输出 驱动 电阻
【说明书】:

【技术领域】

发明涉及接口设计技术领域,特别涉及一种可节省芯片面积的芯片上的接口电路中的输出驱动电阻。

【背景技术】

DDR(Double Data Rate,双倍数据速率)技术,即在时钟的上升沿和下降沿都传送数据,能在保持时钟速率不变的情况下将数据传送速率提高一倍,因此,DDR接口广泛用于芯片之间的互连,如ASIC(Application Specific Integrated Circuit,专用集成电路)和SDRAM(Synchronous Dynamic Random Access Memory,同步动态随机存储器)之间的接口。

随着工作速度的提高,现有的很多DDR接口(例如,DDR2/DDR3/LPDDR2/LPDDR3接口等)不但对输出驱动电阻的大小有要求,而且对输出驱动电阻的线性度也有比较严格的要求,其要求阻值在输出电压从0至电源电压的变化过程始终保持在一定范围内(比如,+/-10%)。

但由于CMOS(Complementary Metal Oxide Semiconductor)管本身的局限,通常需要CMOS管串联电阻做成小单元来改善电阻的线性度,然后通过进一步调整小单元的数量来达到所要求的电阻的大小,例如,由CMOS管串联电阻作成小电阻单元,小单元根据工艺、温度及电压的变化调整出一个240欧姆的大电阻单元,大电阻单元根据实际工作需要配置成34.4,40,48欧姆等不同的输出驱动电阻。如此设置将导致小单元数量众多,从而造成CMOS管及电阻所占芯片面积过大,不利于芯片小型化。

因此,有必要提供一种改进的技术方案来解决上述问题。

【发明内容】

本发明的目的在于提供一种芯片上的接口电路中的输出驱动电阻,其可以在保证输出驱动电阻大小要求及阻值线性度要求的前提下,大幅减小所占用的芯片面积,节省成本。

为了解决上述问题,本发明提供一种芯片上的接口电路中的输出驱动电阻,其包括:若干个电阻单元,每个电阻单元包括串联于电源端和输出端或者接地端和输出端之间的一个电阻和若干个并联的MOS晶体管,每个MOS晶体管的栅极与对应的一控制信号相连,通过对应的控制信号能够控制相应的MOS晶体管的导通或关断,通过所述控制信号来调整每个电阻单元中的导通的MOS晶体管的数目以使得该电阻单元的电阻值为预定电阻值。

进一步的,所述MOS晶体管为PMOS晶体管,所述电阻和若干并联的PMOS晶体管串联于电源端和输出端之间。

进一步的,每个PMOS晶体管的源极均与电源端相连,每个PMOS晶体管的漏极均与所述电阻的一端相连,所述电阻的另一端与输出端相连。

进一步的,每个PMOS晶体管的漏极均与输出端相连,每个PMOS晶体管的源极均与所述电阻的一端相连,所述电阻的另一端与电源端相连。

进一步的,所述预定电阻值为240欧姆。

进一步的,所述MOS晶体管为NMOS晶体管,所述电阻和若干并联的NMOS晶体管串联于接地端和输出端之间。

进一步的,每个NMOS晶体管的源极均与接地端相连,每个NMOS晶体管的漏极均与所述电阻的一端相连,所述电阻的另一端与输出端VO相连。

进一步的,每个NMOS晶体管的漏极均与输出端VO相连,每个NMOS晶体管的源极均与所述电阻的一端相连,所述电阻的另一端与接地端相连。

进一步的,所述接口电路为DDR接口。

进一步的,所述电阻单元的电阻值等于并联的导通的MOS管的阻值与所述电阻的阻值的和。

与现有技术相比,本发明通过将若干个CMOS管并联后再与电阻串联,以形成驱动电阻单元,驱动电阻单元根据实际工作需要配置成不同的输出驱动电阻,这样,可以在保证输出驱动电阻大小要求及阻值线性度要求的前提下,大幅减小其所占用的芯片面积,节省成本。

【附图说明】

为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:

图1a为本发明在一个实施例中的上拉输出驱动电阻的模块示意图;

图1b为本发明在一个实施例中的下拉输出驱动电阻的模块示意图;

图2为本发明的上拉电阻单元在一个实施例中的电路示意图;

图3为本发明的上拉电阻单元在另一个实施例中的电路示意图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于灿芯半导体(上海)有限公司,未经灿芯半导体(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510241187.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top