[发明专利]半导体装置和驱动该半导体装置的方法有效
申请号: | 201510292224.9 | 申请日: | 2015-06-01 |
公开(公告)号: | CN105719685B | 公开(公告)日: | 2020-09-18 |
发明(设计)人: | 孔奎奉 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 瞿卫军;王莹 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 驱动 方法 | ||
1.一种半导体装置,其包括:
控制块,其适于响应于写训练信号和写相关信息信号而生成时钟控制信号;和
输入块,其适于响应于所述时钟控制信号和时钟信号而接收用于写训练模式的数据信号;
其中所述控制块包括:
第一控制单元,其适于响应于所述写训练信号和所述写相关信息信号而生成写训练结束信号;和
第二控制单元,其适于响应于所述写训练信号和所述写训练结束信号而生成所述时钟控制信号。
2.如权利要求1所述的半导体装置,其中所述写相关信息信号包括写延迟信息和突发长度信息。
3.如权利要求1所述的半导体装置,其中所述第一控制单元包括移位寄存器。
4.如权利要求1所述的半导体装置,其中所述第二控制单元包括SR锁存器。
5.如权利要求1所述的半导体装置,其中所述输入块包括:
时钟限制单元,其适于响应于所述时钟控制信号,通过限定所述时钟信号的切换分段而生成限制时钟信号;和
输入缓冲单元,其适于响应于所述限制时钟信号而接收所述数据信号。
6.如权利要求1所述的半导体装置,进一步包括:
第一焊盘,其适于接收命令信号;
指令解码块,其适于响应于所述命令信号而生成所述写训练信号;
模式寄存器设置(MRS)电路块,其适于生成所述写相关信息信号;以及
第二焊盘,其适于接收所述数据信号。
7.一种半导体装置,其包括:
第一时钟控制块,其适于响应于写训练信号和写相关信息信号而生成第一控制信号;
第二时钟控制块,其适于响应于刷新信号和预充电信号而生成第二控制信号;
第三时钟控制时钟,其适于响应于所述写相关信息信号,通过选择所述第一和第二控制信号中的一个而生成时钟控制信号;以及
数据输入块,其适于响应于所述时钟控制信号和时钟信号而接收用于写训练模式的数据信号。
8.如权利要求7所述的半导体装置,其中所述写相关信息信号包括写延迟信息和突发长度信息。
9.如权利要求7所述的半导体装置,其中所述第一时钟控制块包括:
第一控制单元,其适于响应于所述写训练信号和所述写相关信息信号而生成写训练结束信号;和
第二控制单元,其适于响应于所述写训练信号和所述写训练结束信号而生成第一控制信号。
10.如权利要求9所述的半导体装置,其中所述第一控制单元包括移位寄存器。
11.如权利要求9所述的半导体装置,其中所述第二控制单元包括SR锁存器。
12.如权利要求7所述的半导体装置,其中所述第二时钟控制块包括SR锁存器。
13.如权利要求8所述的半导体装置,其中所述第三时钟控制块包括:
选择控制单元,其适于根据所述写延迟信息和介于所述写训练信号和所述第一控制信号之间的飞行时间上的分段信息而生成选择控制信号;和
选择输出单元,其适于响应于所述选择控制信号,通过选择所述第一和第二控制信号的其中一个而输出所述时钟控制信号。
14.如权利要求13所述的半导体装置,其中所述选择控制单元包括用于存储所述分段信息的存储部。
15.如权利要求7所述的半导体装置,其中所述数据输入块包括:
时钟限制单元,其适于响应于所述时钟控制信号,通过限定所述时钟信号的切换分段而生成限制时钟信号;和
输入缓冲单元,其适于响应于所述限制时钟信号而接收所述数据信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510292224.9/1.html,转载请声明来源钻瓜专利网。