[发明专利]半导体装置和驱动该半导体装置的方法有效
申请号: | 201510292224.9 | 申请日: | 2015-06-01 |
公开(公告)号: | CN105719685B | 公开(公告)日: | 2020-09-18 |
发明(设计)人: | 孔奎奉 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 瞿卫军;王莹 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 驱动 方法 | ||
本发明涉及一种半导体装置,其包括:控制块,其适于响应于写训练信号和写相关信息信号而生成时钟控制信号;和输入块,其适于响应于所述时钟控制信号和时钟信号而接收用于写训练模式的数据信号。
相关申请的交叉引用
本申请请求2014年12月19日提交的申请号为10-2014-0184656的韩国专利申请的优先权,其通过引用方式整体并入本文。
技术领域
本发明的典型实施例涉及半导体设计技术,更具体地,涉及使用时钟信号的半导体装置和驱动所述半导体装置的方法。
背景技术
半导体装置使用时钟信号以便在预固定的时序下稳定运行。时钟信号一般连续地切换。然而,半导体装置不总是使用时钟信号。换句话讲,半导体装置在特定周期中使用时钟信号,或不同的时钟信号。
例如,当输入/输出数据信号时,半导体装置,比如动态随机访问存储器(DRAM)使用时钟信号。然而,即使当进入刷新模式时,半导体装置也接收时钟信号。由于不在刷新模式中输入/输出数据信号,所以在刷新模式期间半导体装置不需接收时钟信号。尽管如此,由于训练模式的存在,即使在刷新模式中半导体装置也可连续接收时钟信号。进入刷新模式时,半导体装置也可进入训练模式,并且可以在训练模式中输入/输出数据信号。
因此,在目标分段(section)期间的半导体装置需要选择性地接收时钟信号。
发明内容
本发明的典型实施例涉及一种半导体装置,所述半导体装置根据训练模式控制是否输入时钟信号,以及驱动该半导体装置的方法。
本发明的典型实施例涉及一种半导体装置,所述半导体装置基于延迟信息并根据刷新模式或训练模式控制是否输入时钟信号,以及驱动该半导体装置的方法。
根据本发明的实施例,半导体装置包括:响应于写训练信号和写相关信息信号而生成时钟控制信号的控制块;响应于时钟控制信号和时钟信号而接收用于写训练模式的数据信号的输入块。
写相关信息信号可包括写延迟信息和突发长度(burst length)信息。
控制块可包括:响应于写训练信号和写相关信息信号而生成写训练结束信号的第一控制单元;和响应于写训练信号和写训练结束信号而生成时钟控制信号的第二控制单元。
第一控制单元可包括移位寄存器。
第二控制单元可包括SR锁存器。
输入块可包括:时钟限制单元,其响应于时钟控制信号,通过限定时钟信号的切换分段(toggling section)而生成限制时钟信号;和输入缓冲单元,其响应于限制时钟信号而接收数据信号。
半导体装置还可包括:第一焊盘,其接收命令信号;指令解码块,其响应于命令信号而生成写训练信号;模式寄存器设置(MRS)电路块,其生成写相关信息信号;和第二焊盘,其接收数据信号。
根据本发明的另一个实施例,半导体装置包括:第一时钟控制块,其响应于写训练信号和写相关信息信号而生成第一控制信号;第二时钟控制块,其响应于刷新信号和预充电信号而生成第二控制信号;第三时钟控制块,其响应于写相关信息信号而通过选择第一和第二控制信号的其中一个生成时钟控制信号;和数据输入块,其响应于时钟控制信号和时钟信号而接收用于写训练模式的数据信号。
写相关信息信号可包括写延迟信息和突发长度信息。
第一时钟控制块可包括:第一控制单元,其响应于写训练信号和写相关信息信号而生成写训练结束信号;和第二控制单元,其响应于写训练信号和写训练结束信号而生成第一控制信号。
第一控制单元可包括移位寄存器。
第二控制单元可包括SR锁存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510292224.9/2.html,转载请声明来源钻瓜专利网。