[发明专利]一种反相器电路和输入信号取反的方法有效

专利信息
申请号: 201510363855.5 申请日: 2015-06-25
公开(公告)号: CN104967432B 公开(公告)日: 2017-12-22
发明(设计)人: 胡俊;刘铭 申请(专利权)人: 合肥格易集成电路有限公司;北京兆易创新科技股份有限公司
主分类号: H03K5/135 分类号: H03K5/135
代理公司: 北京润泽恒知识产权代理有限公司11319 代理人: 赵娟
地址: 230601 安徽省*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 反相器 电路 输入 信号 方法
【说明书】:

技术领域

发明涉及电子电路的技术领域,特别是涉及一种反相器电路和一种输入信号取反的方法。

背景技术

在电子线路的设计中,经常要用到反相器。反相器是可以将输入信号的相位取反,也即是可以将输入信号的相位反转180度。反相器通常应用在模拟电路中,比如说音频放大,时钟振荡器等等。

传统的反相器架构功耗大,而且受电源电压的噪声影响。参照图1所示的一种传统反相器的结构示意图,该反相器由一个PMOS管MP和一个NMOS管MN组成。在传统的反相器工作时,可以看成是电源电压直接通过一颗等效于电阻的PMOS管MP对负载输出端OUT的电容C进行充电,因此功耗很大;同时,电源电压的噪声直接透过这颗等效电阻的PMOS管MP直接传送到输出端OUT,故而影响了反相器的性能。

因此,目前需要本领域技术人员迫切解决的一个技术问题就是:提出一种反相器电路,用以在负载电容比较大、需要电源电压域改变、同时闪存要求读取速度比较快的应用场合下,快速的实现翻转。

发明内容

鉴于上述问题,提出了本发明实施例以便提供一种克服上述问题或者至少部分地解决上述问题的一种反相器电路和相应的一种输入信号取反的方法。

为了解决上述问题,本发明实施例公开了一种反相器电路,包括:

时钟模块,用于接收输入信号IN和时钟信号CLK,并依据所述输入信号IN和时钟信号CLK生成延时信号IND和延时复制信号INDD;

偏置模块,用于接收带隙基准电压VBG,并依据所述基准电压VBG输出限制电压VP;

反相模块,用于接收电源电压VHV和输入信号IN,依据所述限制电压VP控制所述电源电压VHV,以及依据所述电源电压VHV,延时复制信号INDD和延时信号IND进行分段式充电,并在充电完成时输出所述输入信号IN对应的反相输出信号OUT。

优选地,所述时钟模块包括第一边沿D触发器和第二边沿D触发器,所述第一边沿D触发器的第一信号输入端D1连接输入信号IN,所述第一边沿D触发器的第一信号输出端Q1连接所述第二边沿D触发器的第二信号输入端D2,所述第一边沿D触发器的第一时钟输入端C1和所述第二边沿D触发器的第二时钟输入端C2连接时钟信号CLK;

当所述时钟信号CLK的边沿发生变化时,在所述第一边沿D触发器的第一信号输出端Q1根据所述输入信号IN输出延时信号IND,以及在所述第二边沿D触发器的第二输出端Q2根据所述延时信号IND输出相差一个时钟信号CLK的时钟周期的延时复制信号INDD。

优选地,所述偏置模块包括第一PMOS管MP1和第一NMOS管MN1,所述第一PMOS管MP1的源极连接电源电压VHV,所述第一PMOS管MP1的栅极连接所述第一PMOS管MP1的漏极和所述第一NMOS管MN1的源极,所述第一NMOS管MN1的栅极连接带隙基准电压VBG,所述第一NMOS管MN1的源极连接电阻R0;所述电阻R0接地;

所述带隙基准电压VBG通过所述电阻R0生成偏置电压,并依据所述偏置电压和所述电源电压VHV在作为输出端的所述第一PMOS管MP1的漏极和所述第一NMOS管MN1的漏极处输出限制电压VP。

优选地,所述反相模块包括第一非门,第二非门,第一与非门,第二与非门,第三与非门,第一电平转换器Level Shift1,第二电平转换器Level Shift2,第三电平转换器Level Shift3,第二PMOS管MP2,第三PMOS管MP3,第二NMOS管MN2,第三NMOS管MN3以及负载等效电容C;

所述偏置模块连接所述第二PMOS管MP2的栅极,所述第二PMOS管MP2的源极连接电源电压VHV,所述第二PMOS管MP2的漏极连接第三PMOS管MP3的源极;

所述第一非门的输入端连接延时复制信号INDD,所述第一与非门的输入端连接所述第一非门的输出端和延时信号IND,所述第一与非门的输出端连接所述第一电平转换器Level Shift1的输入端,所述第一电平转换器Level Shift1的输出端连接所述第二非门的输入端,所述第二非门的输出端连接所述第二NMOS管MN2的栅极,所述第二NMOS管MN2的源极连接电源电压VHV,所述第二NMOS管MN2的漏极连接所述第三PMOS管MP3的漏极,所述第三NMOS管MN3的源极和所述负载等效电容C,所述第三NMOS管MN3的漏极和所述负载等效电容C接地;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥格易集成电路有限公司;北京兆易创新科技股份有限公司,未经合肥格易集成电路有限公司;北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510363855.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top