[发明专利]集成电路内的数据和时钟信号电压有效
申请号: | 201510398631.8 | 申请日: | 2015-06-02 |
公开(公告)号: | CN105262466B | 公开(公告)日: | 2018-06-22 |
发明(设计)人: | M·W·小弗雷德里克;A·K·斯里瓦斯塔瓦 | 申请(专利权)人: | ARM有限公司 |
主分类号: | H03K7/02 | 分类号: | H03K7/02;H03K3/02 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王波波 |
地址: | 英国*** | 国省代码: | 英国;GB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟信号电压 数据处理电路 数据信号电压 时钟信号 数据路径 数据信号 供电网 集成电路 数据信号传输 时控电路 耦合 传输 | ||
1.一种集成电路,包含:
数据处理电路,配置成处理沿着数据处理电路内的数据路径传输的数据信号;
时控电路,耦合至数据处理电路并配置成在时钟信号控制下调节沿着数据路径的数据信号的传输;
数据电源供应电路,耦合至数据处理电路并配置成向数据处理电路提供电力;以及
时钟电源供应电路,耦合至时控电路并配置成向时控电路提供电力;
其中数据电源供应电路和时钟电源供应电路被配置成使得至少当数据处理电路正有效处理沿着数据路径传输的数据信号时所述数据信号具有数据信号电压振幅并且所述时钟信号具有不同于数据信号电压振幅的时钟信号电压振幅;
其中数据电源供应电路设置成在具有不同相关数据信号电压振幅的多个模式下操作;以及
时钟电源供应电路设置成在具有不同相关时钟信号电压振幅的多个模式下操作。
2.如权利要求1中所述的集成电路,其中所述数据信号具有在接地电压级和数据供应电压级之间变化的电压,并且所述时钟信号具有在接地电压级和时钟供应电压级之间变化的电压。
3.如权利要求1中所述的集成电路,其中时钟信号电压振幅大于数据信号电压振幅。
4.如权利要求2中所述的集成电路,其中数据供应电压级和接地电压级之间的差小于时钟供应电压级和接地电压级之间的差。
5.如权利要求1中所述的集成电路,其中数据电源供应电路与时钟电源供应电路是分开的。
6.如权利要求5中所述的集成电路,其中
数据电源供应电路包含延伸穿过集成电路的数据电网;以及
时钟电源供应电路包含与数据电网分开的并延伸穿过集成电路的时钟电网。
7.如权利要求1中所述的集成电路,其中数据信号电压振幅和时钟信号电压振幅之间的差随着数据信号电压振幅的改变而改变。
8.如权利要求7中所述的集成电路,其中所述差符合下列之一:
(i)随着数据信号电压振幅增加而单调增加;
(ii)随着数据信号电压振幅增加而单调减小;以及
(iii)随着数据信号电压振幅增加而非单调地改变。
9.如权利要求1中所述的集成电路,其中数据路径在多个数据信号值捕捉和存储电路之间延伸,并且所述多个数据信号值捕捉和存储电路由时钟信号控制以彼此同步操作。
10.如权利要求9中所述的集成电路,其中多个数据信号值捕捉和存储电路中的每一个包含具有各自栅极输入的多个晶体管,并且时钟信号供应给栅极输入。
11.如权利要求10中所述的集成电路,其中栅极输入是以下一个或多个中的一部分:
(i)传输门;
(ii)三态多路复用器;以及
(iii)转换器。
12.如权利要求10中所述的集成电路,其中在多个数据信号值捕捉和存储电路内,时钟信号仅供应给栅极输入。
13.如权利要求9中所述的集成电路,其中多个数据信号值捕捉和存储电路包含多个主从锁存器电路。
14.如权利要求1中所述的集成电路,其中时钟信号电压振幅不同于数据信号电压振幅,以便在依赖于下面的一个或多个操作数据处理电路和时控电路时产生不同的变化:
(i)制造工艺变化;
(ii)操作电压级变化;以及
(iii)操作温度变化。
15.如权利要求14中所述的集成电路,其中时控电路中的变化小于数据处理电路中的变化。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510398631.8/1.html,转载请声明来源钻瓜专利网。