[发明专利]一种采用新型错误锁定检测电路的延迟锁相环在审
申请号: | 201510515723.X | 申请日: | 2015-08-21 |
公开(公告)号: | CN105071799A | 公开(公告)日: | 2015-11-18 |
发明(设计)人: | 吴金;张有志;江琦;李文波;赵荣琦;郑丽霞;孙伟锋 | 申请(专利权)人: | 东南大学 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/085 |
代理公司: | 南京瑞弘专利商标事务所(普通合伙) 32249 | 代理人: | 黄成萍 |
地址: | 214135 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 采用 新型 错误 锁定 检测 电路 延迟 锁相环 | ||
1.一种采用新型错误锁定检测电路的延迟锁相环,其特征在于:包括错误锁定检测电路、鉴相器、电荷泵、低通滤波器和电压控制延迟线,其中:所述错误锁定检测电路:检测电压控制延迟线输出的各相位时钟信号,并根据各相位时钟信号的相位关系将检测信号输入鉴相器;所述鉴相器:根据参考时钟信号、反馈时钟信号和错误锁定检测电路输出的检测信号向电荷泵输出充电或放电信号;所述电荷泵:根据鉴相器输出的充电或放电信号控制低通滤波器充放电,对电压进行控制并将控制电压信号输出给电压控制延迟线;所述电压控制延迟线:接收参考时钟信号和控制电压信号,并根据对应于控制电压信号的延迟时间来延迟参考时钟信号,输出多相位时钟信号。
2.根据权利要求1所述的采用新型错误锁定检测电路的延迟锁相环,其特征在于:所述错误锁定检测电路包括第一D触发器、第二D触发器、第三D触发器、第四D触发器、第五D触发器、第六D触发器、第一或非门、第一与门、第二与门、第三与门、第四与门、第五与门和第一或门,各个D触发器的时钟输入端接电压控制延迟线输出的第0级相位时钟信号OUT0,OUT0采用各个D触发器对电压控制延迟线输出的前6级相位时钟信号OUT1~OUT6进行采样,各个D触发器的输出信号经过不同组合逻辑生成under信号和over信号输出给鉴相器,当OUT0占空比由40%变化到60%时,可以保证电压控制延迟线延迟处于能够正确锁定范围。
3.根据权利要求2所述的采用新型错误锁定检测电路的延迟锁相环,其特征在于:所述错误锁定检测电路对电压控制延迟线输出的相位时钟信号上升沿进行检测:当参考时钟信号和反馈时钟信号的相位差大于1.5个时钟周期T时,错误锁定检测电路输出的over信号为高电平;当参考时钟信号和反馈时钟信号的相位差小于0.5个时钟周期T时,错误锁定检测电路输出的under信号为高电平;当参考时钟信号和反馈时钟信号的相位差在0.5T~1.5T范围内,错误锁定检测电路输出的under信号和over信号均为低电平。
4.根据权利要求3所述的采用新型错误锁定检测电路的延迟锁相环,其特征在于:所述电荷泵中,控制开关采用全差分传输门,全差分传输门采用互补型MOS管结构。
5.根据权利要求3所述的采用新型错误锁定检测电路的延迟锁相环,其特征在于:当鉴相器接收到under为高电平时,鉴相器输出UP信号为高电平,控制电荷泵充电增加延迟;当鉴相器接收到over为高电平时,鉴相器输出DN信号为高电平,控制电荷泵放电减小延迟;当鉴相器接收到under及over均为低电平时,鉴相器通过参考时钟信号和反馈时钟信号相位差,输出控制信号,对电压进行控制,通过控制电压信号控制电压控制延迟线的延迟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510515723.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:超宽带通信的媒体接入控制
- 下一篇:一种带有重入结构的脉冲形成线