[发明专利]适用于超宽带微波检测的低功耗高摆率运算放大器在审

专利信息
申请号: 201510648570.6 申请日: 2015-10-09
公开(公告)号: CN105262448A 公开(公告)日: 2016-01-20
发明(设计)人: 肖夏;张庚宇 申请(专利权)人: 天津大学
主分类号: H03F1/38 分类号: H03F1/38;H03F3/45
代理公司: 天津市北洋有限责任专利代理事务所 12201 代理人: 刘国威
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 适用于 宽带 微波 检测 功耗 高摆率 运算放大器
【说明书】:

技术领域

发明涉及大规模集成电路,低压低功耗,超宽带微波检测,摆率,运算放大器,具体讲,涉及适用于超宽带微波检测的低功耗高摆率运算放大器。

背景技术

低压低功耗宽带运算放大器始终是低功耗模拟电路很活跃的研究领域。关于超宽带(UWB)微波检测的研究最近也非常活跃。超宽带微波的应用要求放大器具有很高的信号抗干扰能力和高速度处理的特性。所以这就不能采用多级运算放大器,因为其带宽会随着增益级数的增加而降低,只能采用单级运算放大器。然而单级放大器的性能参数(增益、摆率和带宽等参数)会随着驱动能力的提高而增加功耗和面积,甚至降低放大器的稳定性。许多跨导运算放大器的带宽增强技术可以广泛应用于检测电子设备,例如:超宽带(UWB)微波检测、乳腺肿瘤检测设备、无线通信等设备中。近些年来由于市场的急剧扩大导致低压低功耗的产品走向小尺寸化、高度集成化,所以这就极大地限制了其在低压低功耗多级运算放大器电路的应用。

发明内容

本发明意在弥补现有技术的不足,为达到高摆率,同时提高放大器的PSRR和CMRR。为此,本发明采取的技术方案是,适用于超宽带微波检测的低功耗高摆率运算放大器,由Recyclingfoldedcascode放大级、摆率增强级和PSRR增强输出级组成;由Recyclingfoldedcascode放大级输入差模信号Vin-和Vin+,经过cascode电流镜的摆率增强作用后,最终经过PSRR增强输出级到输出端Vout。

Recyclingfoldedcascode放大级包括输入跨导gm1和cascode电流镜。摆率增强级增强环路包括晶体管M3a-M3c、M4a-M4c、M11a-M11b、M12a-M12b;PSRR增强输出级包括晶体管M5-M10。

Recyclingfoldedcascode放大级由PMOS晶体管M1a、M1b、M2a、M2b、M5、M6、M7、M8、M9、M10和NMOS晶体管M11a、M11b、M12a、M12b、M3a、M3b、M3c、M4a、M4b、M4c组成。输入跨导级gm1由PMOS晶体管M1a、M1b、M2a、M2b组成。cascode电流镜由NMOS晶体管M11a、M11b、M12a、M12b、M3a、M3b、M3c、M4a、M4b、M4c组成。

具体的实施电路如下:所述的放大器由第一至第十一PMOS晶体管M0、M1a、M1b、M2a、M2b、M5、M6、M7、M8、M9、M10以及第一至第十NMOS晶体管M11a、M11b、M12a、M12b、M3a、M3b、M3c、M4a、M4b、M4c共二十一个MOS晶体管构成;其中:

第一、第六、第七PMOS晶体管M0、M5、M6的源极共同接供电电源VDD;所有PMOS晶体管M0、M1a、M1b、M2a、M2b、M5、M6、M7、M8、M9、M10的衬底端接供电电源VDD;第一至第十NMOS晶体管M11a、M11b、M12a、M12b、M3a、M3b、M3c、M4a、M4b、M4c的衬底接地GND;第五至第十NMOS晶体管M3a、M3b、M3c、M4a、M4b、M4c的源极共同接地GND;

第一PMOS晶体管M0的栅极接第一偏置电压Vb1,漏极接第二至第五PMOS晶体管M1a、M1b、M2a、M2b的源极;第二至第三PMOS晶体管M1a、M1b的栅极接输入端Vp;第四至第五PMOS晶体管M2a、M2b的栅极接输入端Vn;

第二PMOS晶体管M1a的漏极、第五NMOS晶体管M3a的漏极共同接第十PMOS晶体管M9的漏极和第九PMOS晶体管M8的栅极;第四PMOS晶体管M2a的漏极、第八NMOS晶体管M4a的漏极共同接第十一NMOS晶体管M10的漏极和第八PMOS晶体管M7的栅极;

第三PMOS晶体管M1b的漏极、第四NMOS晶体管M12b的漏极、第八至第九NMOS晶体管M4a、M4b的栅极共同接第三NMOS晶体管M12a的漏极;第五PMOS晶体管M2b的漏极、第二NMOS晶体管M11b的漏极、第五至第六NMOS晶体管M3a、M3b的栅极共同接第一NMOS晶体管M11a的漏极;第一NMOS晶体管M11a的源极接第六NMOS晶体管M3b的漏极;第三NMOS晶体管M12a的源极接第九NMOS晶体管M4b的漏极;第一至第四NMOS晶体管M11a、M11b、M12a、M12b的栅极共同接第二偏置电压Vb2;第七、第十NMOS晶体管M3c、M4c的栅极接第三偏置电压Vb3;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510648570.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top