[发明专利]比较器和放大器有效
申请号: | 201510664271.1 | 申请日: | 2012-11-02 |
公开(公告)号: | CN105262465B | 公开(公告)日: | 2018-09-25 |
发明(设计)人: | 许云翔 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03K5/24 | 分类号: | H03K5/24;H03F3/45 |
代理公司: | 北京市万慧达律师事务所 11111 | 代理人: | 戈晓美;白华胜 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 比较 放大器 | ||
1.一种比较器,其特征在于,该比较器包括:
一差动对电路,包括第一比较器晶体管和第二比较器晶体管,用于根据一时钟信号比较一第一输入值和一第二输入值以产生一结果,其中上述结果表示上述第一输入值和第二输入值的一差值是否超出一内部偏移值;以及
一电流控制电路,与上述差动对电路串联耦接,用于分别提供上述第一比较器晶体管和第二比较器晶体管的不同的电流抽取能力;
其中上述电流控制电路包括第一晶体管和第二晶体管,上述第一晶体管和第二晶体管具有不同的元件尺寸,上述不同的元件尺寸由数字控制信号所设定。
2.如权利要求1所述的比较器,其特征在于,上述内部偏移值随着上述不同的电流抽取能力之间的一差值而改变。
3.如权利要求1所述的比较器,其特征在于,上述电流控制电路包括第一电阻、第二电阻、以及耦接在上述第一电阻和上述第二电阻之间的第三电阻,上述第一电阻、第二电阻和第三电阻是可调整的以改变上述第一比较器晶体管和第二比较器晶体管的上述电流抽取能力,其中,上述第一晶体管和第二晶体管分别作为上述第一电阻和第二电阻。
4.如权利要求1所述的比较器,其特征在于,上述电流控制电路包括具有不同的晶体管数量的第一晶体管阵列和第二晶体管阵列,上述不同的晶体管数量由数字控制信号所设定,其中上述第一晶体管阵列和第二晶体管阵列分别包括上述第一晶体管和第二晶体管。
5.如权利要求1所述的比较器,其特征在于,该比较器更包括一重置电路,耦接在上述电流控制电路和一电压源之间,将上述差动对电路内一参考电压点设定至一预定电压电平。
6.如权利要求5所述的比较器,其特征在于,上述重置电路包括接成二极管设定的两晶体管,用于通过上述预定电压电平来重新设定上述差动对电路。
7.如权利要求1所述的比较器,其特征在于,当上述时钟信号在一第一逻辑电平时,上述差动对电路比较上述第一输入值和第二输入值,而当上述时钟信号在一第二逻辑电平时,上述差动对电路被重置至一预定值。
8.如权利要求1所述的比较器,其特征在于,上述差动对电路用于通过判断上述第一输入值以及参考值之间的一差值的一极性而比较上述第一输入值和第二输入值,其中,上述参考值为上述第二输入值与上述内部偏移值之和。
9.一种放大器,其特征在于,该放大器包括:
一差动对电路,包括第一比较器晶体管和第二比较器晶体管,用于当一时钟信号在一第一逻辑电平时,比较一第一输入值和一第二输入值以产生一结果,其中上述结果表示上述第一输入值和第二输入值的一差值是否超出一内部偏移值;
一电流控制电路,分别提供上述第一比较器晶体管和第二比较器晶体管的不同的电流抽取能力;
一放大电路,放大从上述差动对电路产生的上述结果;以及
一重置电路,当上述时钟信号在一第二逻辑电平时,将上述差动对电路内一参考电压点设定至一预定电压电平;
其中上述电流控制电路包括第一晶体管和第二晶体管。
10.如权利要求9所述的放大器,其特征在于,上述内部偏移值随着上述不同的电流抽取能力之间的一差值而改变。
11.如权利要求9所述的放大器,其特征在于,上述电流控制电路串联耦接上述差动对电路。
12.如权利要求9所述的放大器,其特征在于,上述电流控制电路包括第一电阻、第二电阻、以及耦接在上述第一电阻和上述第二电阻之间的第三电阻,其中,上述第一电阻、第二电阻和第三电阻是可调整的以改变上述第一比较器晶体管和上述第二比较器晶体管的上述电流抽取能力;
其中上述第一晶体管和上述第二晶体管分别作为上述第一电阻和上述第二电阻。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510664271.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种治疗腮腺炎病毒性脑病的中药
- 下一篇:松香改性碱木质素磺酸盐及其制备方法