[发明专利]半导体装置的输入/输出电路和方法及具有其的系统有效

专利信息
申请号: 201510706061.4 申请日: 2011-02-25
公开(公告)号: CN105390160B 公开(公告)日: 2018-08-14
发明(设计)人: 金光现 申请(专利权)人: 海力士半导体有限公司
主分类号: G11C29/14 分类号: G11C29/14;G11C29/56
代理公司: 北京弘权知识产权代理事务所(普通合伙) 11363 代理人: 俞波;许伟群
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体 装置 输入 输出 电路 方法 具有 系统
【权利要求书】:

1.一种半导体装置的输入方法,包括以下步骤:

将n比特的数据施加至n个输入端子,其中n是等于或大于2的整数;

响应于测试使能信号而同时产生第一脉冲和第二脉冲;

响应于所述第一脉冲和所述第二脉冲而接收所述n比特的数据,并且响应于所述第一脉冲基于接收的所述n比特的数据来产生并锁存n比特的第一输入锁存数据和响应于所述第二脉冲基于接收的所述n比特的数据来产生并锁存n比特的第二输入锁存数据;并且

响应于使能信号而将所述n比特的第一输入锁存数据和所述n比特的第二输入锁存数据施加至2n个输出线。

2.如权利要求1所述的输入方法,其中在所述产生并锁存n比特的第一输入锁存数据和n比特的第二输入锁存数据的步骤中,响应于所述第一脉冲而产生并锁存所述n比特的数据作为所述n比特的第一输入锁存数据,并且响应于所述第二脉冲而产生并锁存所述n比特的数据的反相值作为所述n比特的第二输入锁存数据。

3.如权利要求1所述的输入方法,其中在所述响应于使能信号而将所述n比特的第一输入锁存数据和所述n比特的第二输入锁存数据施加至2n个输出线的步骤中,所述n比特的第一输入锁存数据被施加至n个输出线,并且所述n比特的第二输入锁存数据被反相并施加至其余的n个输出线。

4.如权利要求1所述的输入方法,其中所述响应于测试使能信号而同时产生第一脉冲和第二脉冲的步骤包括以下步骤:

当产生写入命令时,接收以预定时间间隔产生的第一脉冲源和第二脉冲源;以及

响应于所述测试使能信号而输出所述第二脉冲源信号作为所述第一脉冲和所述第二脉冲。

5.如权利要求4所述的输入方法,其中所述半导体装置与从外部施加的时钟信号同步地工作,并且所述预定时间间隔与所述时钟信号的两个周期相对应。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510706061.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top