[发明专利]在通用可重构处理器上实现高精度除法的配置方法在审
申请号: | 201510713023.1 | 申请日: | 2015-10-28 |
公开(公告)号: | CN105302769A | 公开(公告)日: | 2016-02-03 |
发明(设计)人: | 高静;高天野;史再峰;罗韬 | 申请(专利权)人: | 天津大学 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F9/30 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通用 可重构 处理器 实现 高精度 除法 配置 方法 | ||
1.一种在通用可重构处理器上实现高精度除法的配置方法,其特征是,首先将2*2的可重构处理器阵列配置成一个32bit定点数除法单元,执行完成后会得到有整数精度的商;然后修改执行代码Left-shiftR||A的处理单元的配置,Left-shift表示将R左移一位,并将A的最高位补到R的最低位,同时A也左移一位,所述修改配置相当于被除数利用整数精度的商和余数继续移位减,得到拥有更高精度的商。
2.如权利要求1所述的在通用可重构处理器上实现高精度除法的配置方法,其特征是,修改配置是,将被除数的各个位按从高到低的顺序移入当前余数的最低位,进行修改配置时,将这移入的一位改成0,这样在被除数被移空时,也就是普通32bit定点数除法完成时,相当于在被除数后补0继续移位减操作,得到更高精度的商。
3.如权利要求1所述的在通用可重构处理器上实现高精度除法的配置方法,其特征是,首先将2*2的可重构处理器阵列配置成一个32bit定点数除法单元,执行完成后会得到有整数精度的商,具体步骤是,使用四个处理单元利用移位减操作来实现,其实现的伪代码:
其中被除数为A,除数是B,商为Q,余数为R;其中R||A代表将R和A拼接以后的数据,Qi表示商的第i位;利用该代码在可重构处理器上映射一个除法器,将可重构处理器上的一个2*2阵列配置成除法器,右上角的处理单元每次左移A,将A的最高位移出,输出到输出端out2中,并且将计算得到的商的下一位从左下角处理单元的out2中移入,这样,当被除数A移空时,右上角的处理单元的输出值就是A与B的商;左上角的处理单元会在下一周期计算R,将R左移一位并把右上角处理单元移出的A的最高位补到自己的最低位;下面的两个处理单元联合执行伪代码中的ifelse块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510713023.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种快速比对BOM的方法
- 下一篇:模式选择平衡编码互连