[发明专利]一种基于时钟调相的串并转换电路在审
申请号: | 201510727717.0 | 申请日: | 2015-10-30 |
公开(公告)号: | CN105245235A | 公开(公告)日: | 2016-01-13 |
发明(设计)人: | 李洪涛;朱璨;朱晓华;顾陈;席峰;侍宇峰;李康;陈胜垚;王海青;袁泽世 | 申请(专利权)人: | 南京理工大学 |
主分类号: | H03M9/00 | 分类号: | H03M9/00 |
代理公司: | 南京理工大学专利中心 32203 | 代理人: | 朱显国 |
地址: | 210094 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 时钟 调相 转换 电路 | ||
技术领域
本发明属于一种信号串并转换电路,具体是一种基于时钟调相的高速数字信号串并转换电路。
背景技术
目前的调相电路主要分为模拟调相电路与数字调相电路,模拟调相电路由于利用模拟器件产生调相,具有调相时间尺度大、调相时间固定以及调相精度差等缺点,从而限制了它的应用。数字调相电路具有调相精度高、时间可编程等优点,但是目前只能用专用芯片来实现,然而专用可编程调相芯片一般价格比较昂贵,且有较多的引脚,给电路设计带来极大的不便。比如,专利申请号201310685028.9的发明基于FPGA的高速串并转换电路,通过对输入数字信号进行调相,在同一时钟上升沿到来时对不同的数字信号进行采样,从而实现对输入信号的串并转换;专利申请号201210481603.9一种基于FPGA的纳秒级数字可编程延时电路的发明,只能使用查找表实现延时。
发明内容
本发明的目的是提供一种时钟调相电路,提出一种在低速时钟下对高速数字信号进行串并转换的方法,通过FPGA设计电路使时钟信号进行多次调相后,对数字信号进行采样,将高速数字信号的串行输入转为并行输出。
为实现高速数字信号的串并转换,本发明的实现方案是:一种基于时钟调相的串并转换电路,实现高速数字信号的串行输入转换为并行输出,整个系统由同步复位电路、多级时钟调相电路和多级采样电路三部分组成,所述数字信号串并转换过程包括以下电路:
所述的电路一为同步复位电路,对输入输出信号进行同步,使多级采样电路能够采集到稳定的输入信号,并对系统进行复位;其输出连接至时钟调相电路及多级采样电路的复位输入。
所述的电路二为多级时钟调相电路,其对输入低频率时钟信号进行调相,并输出M级经过不同调相的时钟信号;时钟调相电路由多级基本时钟调相电路级联组成,基本时钟调相电路由锁相环电路和多级基本时钟相位延时电路级联组成;
所述的电路三为多级采样电路,多级时钟调相电路中的调相时钟一一对应输入多级采样电路中的寄存器,在各个调相时钟的上升沿,多级采样电路分别对输入的数字信号进行采样存储,并可靠输出,从而实现对输入数字信号的串并转换。
所述的同步复位电路,对输入输出信号进行同步,使数据采集时不丢失,提高稳定性,并可以对整个系统进行复位。
所述的时钟调相电路由M个基本时钟调相电路级联而成。每个基本时钟调相电路由锁相环电路和若干个基本时钟相位延时电路级联而成。锁相环电路对时钟相位进行粗调,基本时钟相位延时电路对时钟相位进行细调。前一级基本时钟相位延时电路的输出为后一级基本时钟相位延时电路的输入,最后一级的基本时钟相位延时电路的输出即为该时钟调相电路的输出。
所述的多级时钟调相电路,由若干个基本时钟调相电路级联而成,前一级基本时钟调相电路的输出端对应后一级基本时钟调相电路的输入端。
所述的多级采样电路,多级采样电路中寄存器的时钟与多级时钟调相电路中的调相时钟一一对应,在时钟上升沿,分别对输入的数字信号进行采样,从而实现数字信号的串并转换。
所述的时钟调相电路,时钟调相电路中的锁相环对时钟相位进行粗调,基本时钟相位延时电路由FPGA内部的查找表实现,可实现纳秒级的精确延时,从而实现对时钟的相位调整。
本发明与常规串并转换电路相比,其显著优点为:(1)本发明通过对输入时钟进行调相,在各级时钟上升沿来临时,对输入信号进行采样实现串并转换。(2)本发明根据需要选择对输入时钟进行粗调或者精调,锁相环对输入时钟进行粗调,使用查找表实现精调。大大节约了查找表资源的使用。(2)本发明提供的电路仅使用FPGA即可实现以低速时钟对高速数字信号进行串并转换,经过调相的时钟相当于将原时钟信号的频率提高了M,因此可以转换远高于自身频率的高速信号。(4)本发明提出的串并转换电路与其它同类方式相比,成本大大降低,且具有设计易实现及灵活度高等优点。
附图说明
图1为本发明基于时钟调相的串并转换电路的结构示意图。
图2为本发明数字信号串并转换结构示意图。
图3为本发明时钟调相电路示意图。
图4为本发明多级采样电路示意图。
图5为本发明查找表延时模块示意图。
图6为本发明数字信号串并转换的时序示意图。
具体实施方式
下面结合附图对本发明做进一步的详细说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510727717.0/2.html,转载请声明来源钻瓜专利网。