[发明专利]一种电压检测延时屏蔽电路在审

专利信息
申请号: 201510883136.6 申请日: 2016-04-13
公开(公告)号: CN105610419A 公开(公告)日: 2016-05-25
发明(设计)人: 周尧;刘桂芝;黄年亚;王冬峰 申请(专利权)人: 无锡矽林威电子有限公司
主分类号: H03K17/28 分类号: H03K17/28;H03K19/0185
代理公司: 北京联瑞联丰知识产权代理事务所(普通合伙) 11411 代理人: 黄冠华
地址: 214000 江苏省无锡市无锡国家高*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 电压 检测 延时 屏蔽 电路
【说明书】:

技术领域

发明涉及一种电压检测延时屏蔽电路。

背景技术

目前,市场现有一类带延时电路的电压检测电路的工作时序如下:

如图1所示,描述如下:

①当VIN端输入电压高于释放电压ReleaseVoltage(VDR),这个电压将 逐步降低。当VIN端输入电压高于检测电压DetectVoltage(VDF),输出电压 与输入电压相等。

②当VIN下降至低于VDF,VOUT应该等于地电位。

③当VIN低于最低工作电压(VMIN),输出VOUT是不稳定的。

④VIN从地电位升起(不同于从高于最低工作电压的电位升起),VOUT等于 地电位。

⑤VIN高于释放电压后,VOUT将保持地电位直至内置延时结束。

⑥延时结束后,VOUT将等于VIN。

注:(1)VDR与VDF的区别在于VDF存在VDR加迟滞电压。

(2)内置延时(tDLY)表示VIN恢复至超过VDF后,至输出VOUT变为VIN 的这段时间。

这类电压检测的检测点电压对应图1中的VDF值,在中测过程中测试VDF 值需要给出一个高于VDF的电压值然后再慢慢放电形成下降沿,下降沿导致输出 翻转的时候对应的VIN的值即为VDF,但是在开始VIN的信号高于VDF的时候就 出现图1中的第5段波形,这个延时一般来说在50ms-200mS之间不等,这样就 会大大加大中测的时间成本。

发明内容

本发明目的是针对现有技术存在的缺陷提供一种电压检测延时屏蔽电路。

本发明为实现上述目的,采用如下技术方案:一种电压检测延时屏蔽电路, 包括第一NMOS管、第二NMOS管、第三NMOS管、第四PMOS管和第五PMOS管; 其中,所述第一NMOS管、第二NMOS管和第三NMOS管构成为整个电路提供偏置 电流的电流镜;所述第四PMOS管的源极与输入电压信号VIN连接,所述第五PMOS 管的源极与输入电压信号TESTPIN连接;所述第四PMOS管的漏极与所述第二 NMOS管的漏极连接;所述第五PMOS管的漏极与所述第三NMOS管的漏极连接; 所述第五PMOS管的栅极分别与所述第四PMOS管的栅极和漏极连接。

进一步的,所述第一NMOS管、第二NMOS管以及第三NMOS管的导电沟道的 宽与长的比相等。

进一步的,所述第四PMOS管的导电沟道的宽与长的比大于第五PMOS管的导 电沟道的宽与长的比。

本发明的有益效果:本发明电路输出的信号可以作为延时电路的使能信号; 当输出信号为高时,屏蔽内部延时;输出为低电平时,内部延时电路正常工作。 这样既可以保证芯片的正常功能,又可以大大降低测试的时间成本。

附图说明

图1为传统带延时的电压检测电路输入和输出电压时序图。

图2为本发明的延时屏蔽电路示意图。

图3为本发明在电压检测系统中的应用示意图。

具体实施方式

本发明针对现有电压检测芯片在测试时的测试时间成本过高的问题,提供一 种电路可以在测试时屏蔽电压检测的上电延时,同时实际使用时又能保证不影响 上电延时的正常工作。

本发明公开了一种电压检测延时屏蔽电路,包括第一NMOS管101、第二NMOS 管102、第三NMOS管103、第四PMOS管104和第五PMOS管105;其中,所述第 一NMOS管101、第二NMOS管102和第三NMOS管103构成为整个电路提供偏置 电流的电流镜。

本发明的电路中,所述第四PMOS管104的源极与输入电压信号VIN连接, 所述第五PMOS管105的源极与输入电压信号TESTPIN连接;所述第四PMOS管 104的漏极与所述第二NMOS管102的漏极连接;所述第五PMOS管105的漏极与 所述第三NMOS管103的漏极连接;所述第五PMOS管105的栅极分别与所述第四 PMOS管104的栅极和漏极连接。

其中,第一NMOS管101、第二NMOS管102、第三NMOS管103组成电流镜为 整个电路提供偏置,因此,可将第一NMOS管101、第二NMOS管102以及第三NMOS 管103的导电沟道的宽与长的比相等。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡矽林威电子有限公司,未经无锡矽林威电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510883136.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top