[发明专利]一种在SOC上实现视频采集压缩传输的系统和方法有效
申请号: | 201510981197.6 | 申请日: | 2015-12-23 |
公开(公告)号: | CN105611295B | 公开(公告)日: | 2018-10-02 |
发明(设计)人: | 岳建永;许旌阳;赖永安;张俊明;张静;王毅兰 | 申请(专利权)人: | 中国航天时代电子公司 |
主分类号: | H04N19/42 | 分类号: | H04N19/42;H04N19/423 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 范晓毅 |
地址: | 100094 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 soc 实现 视频 采集 压缩 传输 系统 方法 | ||
1.一种基于SOC芯片的视频压缩传输装置,其特征在于包括AD模数转换器,SOC芯片和接口芯片;
所述AD模数转换器采集PAL模拟信号转换为数字信号,并将数字信号发送至SOC芯片;
SOC芯片包括采集模块、控制模块、通讯模块和数据压缩模块;
所述采集模块包括数据采集子模块、数据转换子模块、BRAM乒乓缓存器、第一DMA控制器和通讯控制器;数据采集子模块接收AD模数转换器输出的数字信号,采集为YUV4:2:2Plane格式信号,并发送给数据转换子模块;数据转换子模块接收YUV4:2:2Plane格式信号,并转换为YUV4:2:0Packet格式数字视频信号,发送给BRAM乒乓缓存器;BRAM乒乓缓存器接收YUV4:2:0Packet格式数字视频信号并存储于BRAM乒乓缓存中;所述第一DMA控制器控制第一DMA将BRAM乒乓缓存器中的YUV4:2:0Packet格式数字视频信号发送至第一DDR缓存;
所述数据压缩模块包括第一DDR缓存、编码控制器CPU0、第二DDR缓存和片上RAM存储器;第一DDR缓存接收BRAM乒乓缓存器输出的YUV4:2:0Packet格式数字视频信号;编码控制器CPU0读取第一DDR缓存中存储的YUV4:2:0Packet格式数字视频信号,进行H.264编码,并将生成的H.264压缩码流存放到第二DDR缓存中;第二DDR缓存接收编码控制器CPU0发送的H.264压缩码流,并存储;片上RAM存储器用于存储编码控制器CPU0发送的第二DDR缓存状态标志;
控制模块CPU1控制第二DMA将第二DDR缓存存储的H.264压缩码流发送至通讯模块;控制模块CPU1循环读取片上RAM存储器中的第二DDR缓存状态标志,并在读取完成后更新第二DDR缓存状态标志;
所述通讯模块读取第二DDR缓存中的H.264压缩码流并发送至接口芯片;
所述接口芯片接收通讯模块输出的H.264压缩码流,并向外发送。
2.根据权利要求1所述的基于SOC芯片的视频压缩传输装置,其特征在于:第一DDR缓存为双缓存,每个缓存大小设置为622080字节,其中每个缓存的1~414720字节区间用于存放Y分量,414721~518400字节区间存放U分量,518401~622080区间存放V分量;第二DDR缓存为多缓存,包括6个缓存,每个缓存大小设置为607.5千字节,按顺序存放压缩码流。
3.根据权利要求1所述的基于SOC芯片的视频压缩传输装置,其特征在于:BRAM乒乓缓存器为双缓存;其中包括用于存储Y分量的两个存储缓存,分别为Ybuffer1和Ybuffer2,每个存储缓存大小为720字节;两个U分量存储缓存,分别为Ubuffer1和Ubuffer2,存储空间大小均为360字节;两个V分量存储缓存,分别为Vbuffer1和Vbuffer2,存储缓存大小均为360字节。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天时代电子公司,未经中国航天时代电子公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510981197.6/1.html,转载请声明来源钻瓜专利网。