[发明专利]移位寄存单元及其驱动方法、栅极驱动电路和显示装置在审

专利信息
申请号: 201510983061.9 申请日: 2015-12-24
公开(公告)号: CN105374314A 公开(公告)日: 2016-03-02
发明(设计)人: 郝学光;马永达;程鸿飞 申请(专利权)人: 京东方科技集团股份有限公司
主分类号: G09G3/20 分类号: G09G3/20;G11C19/28
代理公司: 北京天昊联合知识产权代理有限公司 11112 代理人: 彭瑞欣;陈源
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位 寄存 单元 及其 驱动 方法 栅极 电路 显示装置
【说明书】:

技术领域

发明涉及显示技术领域,具体涉及一种移位寄存单元及其驱动方法、栅极驱动电路和显示装置。

背景技术

显示装置的栅极驱动电路包括多个级联的移位寄存单元,多个移位寄存单元依次输出扫描信号,每个移位寄存单元包括多个薄膜晶体管。在移位寄存单元工作的输出阶段,上拉节点为高电平电位,控制与上拉节点相连的上拉模块导通,移位寄存单元的输出端输出高电平信号;在输出阶段以外的其他阶段(如输入阶段和下拉阶段),下拉节点为高电平,以控制与下拉节点相连的下拉模块导通,将移位寄存单元的输出端下拉至低电平电位。

为了使得移位寄存单元在输入阶段和下拉阶段输出低电平,通常会通过时钟信号端向下拉节点输入高电平信号,以使得受下拉节点控制的下拉晶体管在输入阶段和下拉阶段导通。但是这种情况下,下拉节点的电位会直接由低电平上升为较高的高电平,这会导致下拉节点的电位不稳定,容易发生漂移,从而使得下拉节点控制的下拉模块工作的不稳定,导致移位寄存单元在在输出阶段以外的其他阶段(如,输入阶段)容易产生噪声。

发明内容

本发明的目的在于提供一种移位寄存单元及其驱动方法、栅极驱动电路和显示装置,以减少下拉节点的电位升高时出现的漂移。

为了实现上述目的,本发明提供一种移位寄存单元,包括上拉节点、下拉节点、低电平信号端、第二时钟信号端和下拉模块,所述第二时钟信号端在所述移位寄存单元的输入子阶段和下拉子阶段向所述下拉节点提供高电平信号,所述下拉模块分别与所述上拉节点、所述下拉节点、所述移位寄存单元的输出端和所述低电平信号端相连,所述移位寄存单元还包括放电模块,所述放电模块分别与所述下拉节点和所述低电平信号端相连,用于在所述输入子阶段将所述下拉节点与所述低电平信号端导通,并且在所述输入子阶段和下拉子阶段,所述下拉节点的电位能够使得所述下拉模块将所述上拉节点和所述移位寄存单元的输出端均与所述低电平信号端导通。

可选地,所述下拉模块包括第一下拉晶体管和第二下拉晶体管,所述第一下拉晶体管的第一极与所述上拉节点相连,所述第二下拉晶体管的第一极与所述移位寄存单元的输出端相连,所述第一下拉晶体管的栅极和所述第二下拉晶体管的栅极均与所述下拉节点相连,所述第一下拉晶体管的第二极和所述第二下拉晶体管的第二极均与所述低电平信号端相连,

所述放电模块还与所述移位寄存单元的输入端和所述上拉节点中的至少一者相连,当所述移位寄存单元的输入端和所述上拉节点中与所述放电模块相连的至少一者向所述放电模块提供高电平信号时,所述放电模块能够将所述下拉节点和所述低电平信号端导通。

可选地,所述放电模块包括第一放电晶体管和第二放电晶体管,所述第一放电晶体管的栅极与所述移位寄存单元的输入端相连,所述第二放电晶体管的栅极与所述上拉节点相连,所述第一放电晶体管的第一极和所述第二放电晶体管的第一极均与所述下拉节点相连,所述第一放电晶体管的第二极和所述第二放电晶体管的第二极均与所述低电平信号端相连。

可选地,所述移位寄存单元还包括具有内阻的下拉节点充电模块,所述下拉节点充电模块的输入端与所述第二时钟信号端相连,所述下拉节点充电模块的输出端与所述下拉节点相连。

可选地,所述下拉节点充电模块包括充电晶体管,所述充电晶体管的栅极和第一极相连并形成为所述下拉节点充电模块的输入端,所述充电晶体管的第二极形成为所述下拉节点充电模块的输出端。

可选地,所述移位寄存单元还包括上拉模块和第一时钟信号端,所述上拉模块的第一端与所述上拉节点相连,所述上拉模块的第二端与第一时钟信号端相连,所述上拉模块的第三端与所述移位寄存单元的输出端相连,当所述上拉模块的第一端接收到高电平信号时,所述上拉模块的第二端和第三端之间能够导通,

在所述输入子阶段之后的输出子阶段,所述第一时钟信号端输入高电平信号,所述上拉节点与所述移位寄存单元的输出端之间设置有存储模块,以使所述上拉节点与所述移位寄存单元的输出端之间的电压在所述输入子阶段和所述输出子阶段相同。

可选地,所述上拉模块包括第一上拉晶体管和第二上拉晶体管,所述第一上拉晶体管的栅极和第二上拉晶体管的栅极相连并形成所述上拉模块的第一端,所述第一上拉晶体管的第一极和所述第二上拉晶体管的第一极相连并形成所述上拉模块的第二端,所述第一上拉晶体管的第二极和所述第二上拉晶体管的第二极相连并形成所述上拉模块的第三端;

所述存储模块包括:所述第一上拉晶体管的栅极和第二极之间形成的耦合电容以及所述第二上拉晶体管的栅极和第二极之间形成的耦合电容。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510983061.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top