[实用新型]显示驱动电路及显示装置有效
申请号: | 201520218125.1 | 申请日: | 2015-04-10 |
公开(公告)号: | CN204496890U | 公开(公告)日: | 2015-07-22 |
发明(设计)人: | 上官星辰 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;陈源 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 驱动 电路 显示装置 | ||
1.一种显示驱动电路,其包括时间控制器和驱动芯片,其特征在于,所述时间控制器包括第一产生模块和第一计时模块;其中,
所述第一产生模块,分别与所述第一计时模块和所述驱动芯片相连,用于产生行开始信号触发所述第一计时模块开始计时和空闲的所述驱动芯片开启;
所述第一计时模块,与驱动芯片相连,用于在其当前计时时长等于有效像素显示时长时触发在非有效像素显示时长内空闲的所述驱动芯片关闭。
2.根据权利要求1所述的显示驱动电路,其特征在于,所述时间控制器还包括第二产生模块和第二计时模块,其中
所述第二产生模块,与所述第二计时模块相连,用于接收数据使能启动跳变信号触发所述第二计时模块开始计时,以及接收所述数据使能关闭跳变信号触发所述第二计时模块停止计时;
所述第二计时模块,与所述第一计时模块相连,用于记录在所述第二产生模块触发下的当前计时时长为所述第一计时模块的当前有效像素显示时长。
3.根据权利要求1或2所述的显示驱动电路,其特征在于,所述时间控制器还包括用于输出预设周期的时钟信号的时钟模块;
所述时钟模块,分别与所述第一计时模块和所述第二计时模块相连,第一计时模块和所述第二计时模块分别用于在其计时时累积所述时钟信号的周期数作为计时时长。
4.根据权利要求1所述的显示驱动电路,其特征在于,空闲的所述驱动芯片包括栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片。
5.一种显示驱动电路,包括时间控制器和驱动芯片,其特征在于,所述时间控制器包括第三产生模块和第三计时模块,其中
所述第三产生模块,分别与所述第三计时模块和所述驱动芯片相连,用于产生行开始跳变信号时触发所述第三计时模块开始计时和空闲的所述驱动芯片开启,以及产生行结束跳变信号触发在非有效像素显示时长内空闲的所述驱动芯片关闭;
所述第三计时模块,与所述第三产生模块相连,用于在其当前计时时长等于所述有效像素显示时长时触发所述第三产生模块产生所述行结束跳变信号。
6.根据权利要求5所述的显示驱动电路,其特征在于,所述时间控制器还包括第四产生模块和第四计时模块,其中
所述第四产生模块,与所述第四计时模块相连,用于接收数据使能启动跳变信号触发所述第四计时模块开始计时,以及接收所述数据使能关闭跳变信号触发所述第四计时模块停止计时;
第四计时模块,与所述第三计时模块相连,用于记录在所述第四产生模块触发下的当前计时时长为所述第三计时模块的当前有效像素显示时长。
7.根据权利要求5或6所述的显示驱动电路,其特征在于,所述时间控制器还包括用于输出预设周期的时钟信号的时钟模块;
所述时钟模块,分别与所述第三计时模块和第四计时模块相连,第三计时模块和所述第四计时模块分别用于在其计时时累积所述时钟信号的周期数作为计时时长。
8.根据权利要求5所述的显示驱动电路,其特征在于,空闲的所述驱动芯片包括栅极驱动芯片和/或源极驱动芯片和/或电平转换芯片和/或电源管理芯片。
9.一种显示装置,包括显示驱动电路,其特征在于,所述显示驱动电路采用权利要求1-4任意一项所述的显示驱动电路。
10.一种显示装置,包括显示驱动电路,其特征在于,所述显示驱动电路采用权利要求5-8任意一项所述的显示驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520218125.1/1.html,转载请声明来源钻瓜专利网。