[实用新型]一种延时调整器有效
申请号: | 201520271354.X | 申请日: | 2015-04-29 |
公开(公告)号: | CN204557473U | 公开(公告)日: | 2015-08-12 |
发明(设计)人: | 段吉海;鲜卓霖;郝强宇;邓东宇;徐卫林;韦保林 | 申请(专利权)人: | 桂林电子科技大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H03K5/13 |
代理公司: | 桂林市持衡专利商标事务所有限公司 45107 | 代理人: | 陈跃琳 |
地址: | 541004 广*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 延时 调整器 | ||
技术领域
本实用新型涉及一种延时调整器,具体涉及一种多频段宽范围数据码的延时调整。
背景技术
随着电子技术的迅速发展,人们对信号传输的速度要求越来越高,而在高速数字系统的测试过程中,往往需要对两路或者多路信号进行延时调整,以便实现相关用途的测试,延时调整器作为该测试过程的重要单元,测试的的结果很大程度上受到了延时调整器的制约。
目前延时调整器的结构多种多样,如旁路电容结构、电流不补偿反相器结构、可变电阻结构。然而,一般的延时调整器工作的频段限制在某一特定范围,而不能同时兼顾低频、中频和高频。另外,其一般的延时调整器为单端结构,在高速系统中功耗较高,且容易受到共模噪声和电源噪声的影响,失去延时调整的精度。
实用新型内容
本实用新型所要解决的技术问题是现有延时调整器存在工作频段范围窄和精度不高的问题,提供一种延时调整器,其用于对输入数据码进行宽范围,高精度延时调整。
为解决上述问题,本实用新型是通过以下技术方案实现的:
一种延时调整器,由频段A模式延时模块、频段B模式延时模块、频段C模式延时模块、频段D模式延时模块、总数据选择器模块和输出缓冲模块构成;频段A模式延时模块的输入端形成本延时调整器的输入端;频段A模式延时模块的一输出端与频段B模式延时模块的输入端相连,频段B模式延时模块的一输出端与频段C模式延时模块的输入端相连,频段C模式延时模块的一输出端与频段D模式延时模块的输入端相连;频段A模式延时模块、频段B模式延时模块、频段C模式延时模块和频段D模式延时模块的另一个输出端与总数据选择器模块的输入端相连;总数据选择器模块的输出端连接输出缓冲模块的输入端;输出缓冲模块的输出端形成本延时调整器的输出端。
频段A模式延时模块,用于接受输入信号、延时控制信号A、B、C和D,微调信号E,以及延时选择信号SA,并输出0-125ps延时信号;频段B模式延时模块,用于接受频段A模式延时模块输出的0-125ps延时信号和延时选择信号SB,并输出0-1ns延时信号;频段C模式延时模块位于B频段模式延时模块的输出端,用于接受频段B模式延时模块输出的0-1ns延时信号和延时选择信号SC,并输出0-4ns延时信号;频段D模式延时模块位于C频段模式延时模块的输出端,用于接受频段C模式延时模块输出额0-4ns延时信号和延时选择信号SD,并输出0-66.67ns延时信号;总数据选择器模块,用于接收4个频段的延时信号和选择信号SE,对4个延时模块进行选择,并输出4个频段中的所需延时信号;输出缓冲模块,用于接收总数据选择器模块输出的信号,并输出最终延时信号。
所述频段A模式延时模块包括输入匹配单元、2个0-25ps延时控制单元、4个25ps延时单元和频段A数据选择器;待延时信号连接输入匹配单元的输入端;输入匹配单元的输出端连接第一0-25ps延时控制单元的输入端;第一0-25ps延时控制单元的输出端连接第二0-25ps延时控制单元的输入端;第二0-25ps延时控制单元的输出端依次连接4个25ps延时单元;4个25ps延时单元的输入端一起接至频段A数据选择器的输入端;频段A数据选择器的输出端连接频段B模式延时模块和总数据选择器模块的输入端;A、B、C和D四个延时控制信号同时连接第一0-25ps延时控制单元和第二0-25ps延时控制单元的控制端;选择信号SA连接频段A数据选择器的控制端。
所述频段A模式延时模块还进一步包括4个MOS电容,其中第一MOS电容接在微调信号E端和第一0-25ps延时控制单元的反向输出端之间;第二MOS电容接在微调信号E端和第一0-25ps延时控制单元的正向输出端之间;第三MOS电容接在微调信号E端和第二0-25ps延时控制单元的反向输出端之间;第四MOS电容接在微调信号E端和第二0-25ps延时控制单元的正向输出端之间。
所述频段B模式延时模块包括33个32.5ps延时单元和频段B数据选择器;第一32.5ps延时单元的输入端连接频段A模式延时模块的输出端;33个32.5ps延时单元依次串联;33个32.5ps延时单元中,编号为单数的32.5ps延时单元的输入端一起接至频段B数据选择器的输入端;频段B数据选择器的输出端连接频段C模式延时模块和总数据选择器模块的输入端;选择信号SB连接频段B数据选择器的控制端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桂林电子科技大学,未经桂林电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520271354.X/2.html,转载请声明来源钻瓜专利网。