[实用新型]延迟装置有效
申请号: | 201521000088.3 | 申请日: | 2015-12-04 |
公开(公告)号: | CN205232192U | 公开(公告)日: | 2016-05-11 |
发明(设计)人: | 金银姬 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 201203 上海市张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 装置 | ||
1.一种延迟装置,其特征在于,包括:
第一延迟单元,延迟一输入信号,用以产生延迟信号;
第一电流源,连接该第一延迟单元,并接收第一操作电压;
第二电流源,连接该第一延迟单元,并接收第二操作电压;
第二延迟单元,耦接该第一延迟单元,用以延迟该延迟信号,并产生输出信号;
第三电流源,串联该第二延迟单元,并接收该第一操作电压;以及
第四电流源,串联该第二延迟单元,并接收该第二操作电压。
2.如权利要求1所述的延迟装置,其特征在于,其中该第一延迟单元包括:
第一晶体管,其栅极接收该输入信号,其源极耦接该第一电流源,其漏极输出该延迟信号;以及
第二晶体管,其栅极耦接该第一晶体管的栅极,其漏极耦接该第一晶体管的漏极,其源极耦接该第二电流源。
3.如权利要求2所述的延迟装置,其特征在于,其中该第一电流源由第三晶体管所构成,该第三晶体管的栅极接收第一控制信号,其源极接收该第一操作电压,其漏极耦接该第一晶体管;该第二电流源由第四晶体管所构成,该第四晶体管的栅极接收第二控制信号,其源极接收该第二操作电压,其漏极耦接该第二晶体管。
4.如权利要求3所述的延迟装置,其特征在于,其中该第二延迟单元包括:
第五晶体管,其栅极接收该延迟信号,其源极耦接该第三电流源,其漏极输出该输出信号;以及
第六晶体管,其栅极耦接该第五晶体管的栅极,其漏极耦接该第五晶体管的漏极,其源极耦接该第四电流源。
5.如权利要求4所述的延迟装置,其特征在于,其中该第三电流源由第七晶体管所构成,该第七晶体管的栅极接收该第一控制信号,其源极接收该第一操作电压,其漏极耦接该第五晶体管;该第四电流源由第八晶体管所构成,该第八晶体管的栅极接收该第二控制信号,其源极接收该第二操作电压,其漏极耦接该第六晶体管。
6.如权利要求5所述的延迟装置,其特征在于,其中该第三及第七晶体管为P型晶体管,该第四及第八晶体管为N型晶体管。
7.如权利要求6所述的延迟装置,其特征在于,还包括:
电压产生器,根据输入电压,产生该第一控制信号及第二控制信号,其中当该输入电压变大时,该第一控制信号的电位降低并且该第二控制信号的电位升高;当该输入电压变小时,该第一控制信号的电位升高并且该第二控制信号的电位降低。
8.如权利要求7所述的延迟装置,其特征在于,其中该电压产生器包括:
第九晶体管,其源极接收该第一操作电压,其漏极输出该第一控制信号;
第十晶体管,其栅极耦接该第九晶体管的栅极,其源极接收该第一操作电压,其漏极输出该第二控制信号;
第十一晶体管,其栅极接收该输入电压,其漏极耦接该第九晶体管的漏极与栅极,其源极接收该第二操作电压;
第十二晶体管,其栅极与漏极耦接该第十晶体管的漏极,其源极接收该第二操作电压;
第一电容,耦接于该第十晶体管的源极与该第九晶体管的漏极之间;以及
第二电容,耦接于该第十二晶体管的漏极与源极之间。
9.如权利要求1所述的延迟装置,其特征在于,其中该第一电流源及第二电流源整合于该第一延迟单元之中。
10.如权利要求1所述的延迟装置,其特征在于,其中该第一电流源与该第三电流源独自运作,该第二电流源与该第四电流源独自运作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201521000088.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种集电极编码器解码电路
- 下一篇:一种电源开关控制电路