[实用新型]多处理器架构的实时图像压缩平台结构有效

专利信息
申请号: 201521101429.6 申请日: 2015-12-25
公开(公告)号: CN205249414U 公开(公告)日: 2016-05-18
发明(设计)人: 刘攀 申请(专利权)人: 北京计算机技术及应用研究所;北京航天爱威电子技术有限公司
主分类号: H04N19/423 分类号: H04N19/423;H04N19/63
代理公司: 中国兵器工业集团公司专利中心 11011 代理人: 刘东升
地址: 100854*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 处理器 架构 实时 图像 压缩 平台 结构
【权利要求书】:

1.一种多处理器架构的实时图像压缩平台结构,其特征在于, 包括:至少一解码芯片,第一FPGA,第二FPGA,DSP,ARM处理器以 及存储器;

该至少一解码芯片连接该第一FPGA,该第一FPGA连接该第二 FPGA,该第二FPGA连接该DSP、该存储器以及该ARM处理器。

2.如权利要求1所述的多处理器架构的实时图像压缩平台结构, 其特征在于,该第一FPGA以及第二FPGA分别连接有一存储器。

3.如权利要求1所述的多处理器架构的实时图像压缩平台结构, 其特征在于,该第一FPGA与该第二FPGA之间采用高速串行总线完成 数据的传输;该FPGA与该DSP之间采用EMIF口通信,该第二FPGA 与该ARM处理器之间采用PCI-E高速总线进行数据传输。

4.如权利要求2所述的多处理器架构的实时图像压缩平台结构, 其特征在于,还包括:FLASH存储器,连接该FPGA以及该DSP。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京计算机技术及应用研究所;北京航天爱威电子技术有限公司,未经北京计算机技术及应用研究所;北京航天爱威电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201521101429.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top