[实用新型]一种可校正IQ失配的混频器电路有效
申请号: | 201521116712.6 | 申请日: | 2015-12-29 |
公开(公告)号: | CN205283496U | 公开(公告)日: | 2016-06-01 |
发明(设计)人: | 赵寅升;沈剑均 | 申请(专利权)人: | 江苏星宇芯联电子科技有限公司 |
主分类号: | H03D7/16 | 分类号: | H03D7/16 |
代理公司: | 南京天华专利代理有限责任公司 32218 | 代理人: | 蒋真 |
地址: | 210000 江苏省南京*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 校正 iq 失配 混频器 电路 | ||
技术领域
本实用新型是一种可校正IQ失配的混频器电路。目的是基于传统混频器,实现对IQ失 配的校正。
背景技术
接收机电路广泛应用于无线通讯,卫星导航等领域,是接收处理射频信号的核心电路。 接收机中一个重要的电路就是混频器,其主要功能是将射频信号下变频到中频信号,以便对 信号进行放大、滤波等处理。
在混频器电路中,由于版图不匹配、工艺误差等原因,中频I路信号与中频Q路信号之 间,存在一定程度的失配。传统解决方案是,在混频器电路的后面接一级IQ校正电路,这 样可以通过校正后面的IQ校正电路解决IQ失配问题。但额外的一级电路会产生额外的功 耗,增加额外的噪声。
本实用新型一种可校正IQ失配的混频器电路,在传统混频器基础上,不引进额外校正 级电路,仅通过改变混频器开关导通特性,实现对IQ失配的校正。因此本实用新型的混频 器电路具有结构简单,不增加额外功耗,不增加额外噪声的特点。
实用新型内容
本实用新型的一种可校正IQ失配的混频器电路,目的是基于传统混频器电路,实现对 IQ失配的校正。
本实用新型的一种可校正IQ失配的混频器电路是通过以下技术方案来实现的:一种可校正 IQ失配的混频器电路,所述混频器电路包括:
I路信号通道上的第一级混频器电路,Q路信号通道上的第二级混频器电路,以及分别 给第一级混频器电路与第二级混频器电路提供直流偏置的偏置电路。
优选的,所述第一级混频器电路,射频输入信号高电平为VRFIP,射频输入信号低电平为 VRFIN;本振输入信号高电平为VLOIP,本振输入信号低电平为VLOIN;直流偏置输入信号为VBI; 中频输出信号高电平为VIFIP,中频输出信号低电平为VIFIN;
所述第二级混频器电路,射频输入信号高电平为VRFIP,射频输入信号低电平为VRFIN;本 振输入信号高电平为VLOQP,本振输入信号低电平为VLOQN;直流偏置输入信号为VBQ;中频输出 信号高电平为VIFQP,中频输出信号低电平为VIFQN;
所述的第一级混频器电路和第二级混频器电路,高电平输入电容CP的两端分别与射频 输入信号高电平VRFIP和第一晶体管M1、第二晶体管M2、第五晶体管M5、第六晶体管M6的漏 端相连,低电平输入电容CN的两端分别与射频输入信号低电平VRFIN和第三晶体管M3、第四 晶体管M4、第七晶体管M7、第八晶体管M8的漏端相连;第一级混频器电路本振输入信号高 电平VLOIP通过第一电容C1和第一电阻R1组成的耦合电路与第一晶体管M1、第四晶体管M4 的栅极相连,第一级混频器电路本振输入信号低电平VLOIN通过第二电容C2和第二电阻R2组 成的耦合电路与第二晶体管M2、第三晶体管M3的栅极相连;第二级混频器电路本振输入信 号高电平VLOQP通过第三电容C3和第三电阻R3组成的耦合电路与第五晶体管M5、第八晶体管 M8的栅极相连,第二级混频器电路本振输入信号低电平VLOQN通过第四电容C4和第四电阻R4 组成的耦合电路与第六晶体管M6、第七晶体管M7的栅极相连;第一级混频器电路中频输出 信号高电平VIFIP与第一晶体管M1、第三晶体管M3的源端相连,第一级混频器电路中频输出 信号低电平VIFIN与第二晶体管M2、第四晶体管M4的源端相连;第二级混频器电路中频输出 信号高电平VIFQP与第五晶体管M5、第七晶体管M7的源端相连,第二级混频器电路中频输出 信号低电平VIFQN与第六晶体管M6、第八晶体管M8的源端相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏星宇芯联电子科技有限公司,未经江苏星宇芯联电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201521116712.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:胶囊套合机排列结构
- 下一篇:手术器械管线固定钳夹