[发明专利]时钟生成器和处理器系统在审
申请号: | 201580071950.6 | 申请日: | 2015-12-28 |
公开(公告)号: | CN107430413A | 公开(公告)日: | 2017-12-01 |
发明(设计)人: | A.科巴亚斯;S.托马斯;R.丹达帕尼;J.加雷特 | 申请(专利权)人: | 信芯高技电子美国公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12;G06F21/60 |
代理公司: | 中国专利代理(香港)有限公司72001 | 代理人: | 毕铮,郑冀之 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 生成器 处理器 系统 | ||
1.一种时钟生成器,所述时钟生成器输出处理器时钟,所述处理器时钟充当用在内容保护系统中的处理器的操作参考,所述时钟生成器包括:
直接数字综合部,其输出所述处理器时钟;
相位累加器,包括在直接数字综合部中并且与参考时钟同步地累加设定值;以及
随机数生成器,其生成随机数,
其中设定值基于随机数而改变。
2.根据权利要求1所述的时钟生成器,其中参考时钟是多相位参考时钟。
3.根据权利要求1所述的时钟生成器,其中
设定值由多个比特组成,并且
多个比特中预定数目的高阶比特通过处理器来设定。
4.一种包括根据权利要求1所述的时钟生成器的数字显示器。
5.一种包括根据权利要求1所述的时钟生成器的数字AV接收器。
6.一种处理器系统,包括:
处理器,用在内容保护系统中;以及
时钟生成器,其输出处理器时钟,所述处理器时钟充当处理器的操作参考,
其中
时钟生成器包括:
直接数字综合部,其包括相位累加器并输出所述处理器时钟,相位累加器与参考时钟同步地累加设定值;以及
随机数生成器,其生成随机数,并且设定值基于随机数而改变。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信芯高技电子美国公司,未经信芯高技电子美国公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580071950.6/1.html,转载请声明来源钻瓜专利网。