[发明专利]一种提升ASIC算法精度的方法有效

专利信息
申请号: 201610005775.7 申请日: 2016-01-06
公开(公告)号: CN105677967B 公开(公告)日: 2018-11-20
发明(设计)人: 李朋;赵鑫鑫;于治楼 申请(专利权)人: 浪潮集团有限公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 济南信达专利事务所有限公司 37100 代理人: 姜明
地址: 250101 山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 提升 asic 算法 精度 方法
【权利要求书】:

1.一种提升ASIC算法精度的方法,其特征是

在针对ASIC设计进行中间运算过程中,设置算法减损模块和取整运算模块;

算法减损模块用于算法中间过程中保留更多的有效位数,取整运算模块根据实际情况采取整规则对结果进行取整;

具体过程为在针对ASIC设计进行中间运算之前对分子部分的数据利用算法减损模块进行减损因子δ调整,所述减损因子δ根据在ASIC设计中计算的需要,在21,22,23,24,25,…,2n中选取,使得在做除法之前提高分子的有效位数,进而除法之后的结果保留更多的有效位数,并利用取整运算模块根据实际情况采取的取整规则来对结果进行取整处理,以减少运算中间过程带来的精度损耗。

2.根据权利要求1所述的方法,其特征是所述取整运算模块采取的取整规则为向下取整、向上取整、四舍五入或者根据实际情况自设定的取整规则。

3.一种提升ASIC算法精度的系统,其特征是用于权利要求1或2所述的方法,包括算法减损模块和取整运算模块,算法减损模块用于算法中间过程中保留更多的有效位数,取整运算模块根据实际情况采取整规则对结果进行取整;

具体过程为在针对ASIC设计进行中间运算之前对分子部分的数据利用算法减损模块进行减损因子δ调整,所述减损因子δ根据在ASIC设计中计算的需要,在21,22,23,24,25,…,2n中选取,使得在做除法之前提高分子的有效位数,进而除法之后的结果保留更多的有效位数,并利用取整运算模块根据实际情况采取的取整规则来对结果进行取整处理,以减少运算中间过程带来的精度损耗。

4.根据权利要求3所述的系统,其特征是所述取整运算模块采取的取整规则为向下取整、向上取整、四舍五入或者根据实际情况自设定的取整规则。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮集团有限公司,未经浪潮集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610005775.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top