[发明专利]存储器装置、电荷帮浦电路以及其电压泵激方法有效
申请号: | 201610008971.X | 申请日: | 2016-01-07 |
公开(公告)号: | CN105761755B | 公开(公告)日: | 2019-07-05 |
发明(设计)人: | 邵启意 | 申请(专利权)人: | 力旺电子股份有限公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/14 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 电荷 电路 及其 电压 方法 | ||
1.一种电荷帮浦电路,包含:
多个延迟单元,所述多个延迟单元相互串联耦接,其中所述多个延迟单元根据一输出时钟信号分别地产生多个时钟信号;
锁存电路,耦接该延迟单元,接收所述多个时钟信号的最后一级时钟信号以及锁存致能信号,其中该最后一级时钟信号由最后一级延迟单元产生,该锁存电路根据该锁存致能信号决定是否锁存该最后一级时钟信号以产生该输出时钟信号;以及
多个电荷帮浦单元,所述多个电荷帮浦单元相互串联耦接,其中第一级电荷帮浦单元接收一输入电压,并且所述多个电荷帮浦单元分别根据所述多个时钟信号与该输出时钟信号对该输入电压进行电压泵激操作来产生输出电压。
2.如权利要求1所述的电荷帮浦电路,其中所述多个延迟单元的其中之一包含:
至少一反相器,具有输入端耦接前一级的延迟单元的输出端,以及输出端耦接下一级的延迟单元的输入端。
3.如权利要求1所述的电荷帮浦电路,其中该锁存电路包括:
延迟电路,接收该最后一级时钟信号以及产生延迟时钟信号;以及
一锁存器,接收该延迟时钟信号以及该锁存致能信号,以及根据该锁存致能信号决定是否保持该延迟时钟信号的电压电平。
4.如权利要求1所述的电荷帮浦电路,还包括:
调整电路,耦接该帮浦单元以及该锁存电路,接收该输出电压以及比较该输出电压及参考电压来产生该锁存致能信号。
5.如权利要求4所述的电荷帮浦电路,其中该调整电路包括:
分压器,接收该输出电压以及分压该输出电压以产生反馈电压;以及
运算放大器,具有负输入端以接收该反馈电压的,正输入端以接收该参考电压,以及输出端以产生该锁存致能信号。
6.一种存储器装置,包括:
电荷帮浦电路,提供编程电压与一抹除电压中至少其中之一至该存储器装置的多个存储器晶胞,其中该电荷帮浦电路包括:
多个延迟单元,所述多个延迟单元相互串联耦接,其中所述多个延迟单元根据输出时钟信号分别产生多个时钟信号;
锁存电路,耦接该延迟单元,接收所述多个时钟信号的最后一级时钟信号以及锁存致能信号,其中该最后一级时钟信号由最后一级延迟单元产生,该锁存电路根据该锁存致能信号来决定是否锁存该最后一级时钟信号以产生该输出时钟信号;以及
多个电荷帮浦单元,所述多个电荷帮浦单元相互串联耦接,其中一第一级电荷帮浦单元的接收输入电压,并且所述多个电荷帮浦单元分别根据所述多个时钟信号与该输出时钟信号以针对该输入电压进行电压泵激操作以产生输出电压;
其中该输出电压被用以做为该编程电压与该抹除电压中的至少其中之一。
7.如权利要求6所述的存储器装置,其中该延迟单元的其中之一包括:
至少一反相器,具有输入端耦接至前一级延迟单元的输出端,以及输出端其耦接至下一级延迟单元的输入端。
8.如权利要求6所述的存储器装置,其中该锁存电路包括:
延迟电路,接收该最后一级时钟信号并产生一延迟时钟信号;以及
锁存器,接收该延迟时钟信号以及该锁存致能信号,以及根据该锁存致能信号决定是否保持该延迟时钟信号的电压电平。
9.如权利要求6所述的存储器装置,其中该电荷帮浦电路还包含:
调整电路,耦接该帮浦单元以及该锁存电路,接收该输出电压以及比较该输出电压及参考电压来产生该锁存致能信号。
10.如权利要求9所述的存储器装置,其中该调整电路包括:
分压器,接收该输出电压以及分压该输出电压以产生一反馈电压;以及运算放大器,具有负输入端以接收该反馈电压,正输入端以接收该参考电压,以及输出端以产生该锁存致能信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于力旺电子股份有限公司,未经力旺电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610008971.X/1.html,转载请声明来源钻瓜专利网。