[发明专利]一种低合路损耗的Doherty合路电路和方法在审
申请号: | 201610188471.9 | 申请日: | 2016-03-29 |
公开(公告)号: | CN107241066A | 公开(公告)日: | 2017-10-10 |
发明(设计)人: | 杨宝娣;余敏德;秦天银 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H03F1/02 | 分类号: | H03F1/02 |
代理公司: | 深圳鼎合诚知识产权代理有限公司44281 | 代理人: | 江婷,李发兵 |
地址: | 518057 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 低合路 损耗 doherty 电路 方法 | ||
1.一种低合路损耗的Doherty合路电路,其特征在于,包括:功率合成子电路和两个输出参数相同的Doherty子电路;所述功率合成子电路包括两个输入端、一个输出端和连接在输入端和输出端之间的合路匹配单元;
各个所述Doherty子电路的输出信号通过与之一一对应连接的输入端进入所述合路匹配单元;所述合路匹配单元用于分别对所述两个Doherty子电路的输出阻抗进行阻抗变换,使得所述输出端的输出阻抗与后续电路阻抗匹配,还用于所述两个Doherty子电路的输出信号在输出端进行合路时的信号匹配,使得到达所述输出端的所述两个Doherty子电路的信号的功率和相位分别相同。
2.如权利要求1所述的低合路损耗的Doherty合路电路,其特征在于,每个所述Doherty子电路包含并联连接的N路支路电路,N为大于等于1的正整数,其中一条支路电路是主功放电路,其它支路电路是参数相同的辅助功放电路。
3.如权利要求2所述的低合路损耗的Doherty合路电路,其特征在于,所述合路匹配单元包括两个λ/4微带线,所述输出端和各个所述输入端之间设置有一个所述λ/4微带线,λ为中心频率信号的波长。
4.如权利要求3所述的低合路损耗的Doherty合路电路,其特征在于,所述λ/4微带线的阻抗为Za,所述Doherty子电路合路点阻抗为Zb,所述后续电路的负载阻抗为Zc,则Za满足Za2=2*Zb*Zc。
5.如权利要求1-4任一项所述的低合路损耗的Doherty合路电路,其特征在于,所述功率合成子电路还包括隔离单元,所述隔离单元设置在所述两个输入端和所述合路匹配单元之间,两个所述输入端经过所述隔离单元的隔离后与所述合路匹配单元连接。
6.如权利要求5所述的低合路损耗的Doherty合路电路,其特征在于,所述Doherty子电路是双路Doherty子电路,所述隔离单元是隔离电阻,所述隔离电阻设置在功率合成子电路的两个所述输入端之间。
7.如权利要求6所述的低合路损耗的Doherty合路电路,其特征在于,所述双路Doherty子电路的主功放电路和辅助功放电路的功率比为α,所述隔 离电阻的阻抗为Zd,满足Zd=100/(1+α)。
8.一种降低Doherty合路电路合路损耗的方法,其特征在于,包括:
两个输出参数相同的Doherty子电路将输出信号传输到功率合成子电路中的两个输入端,所述输入端与所述Doherty子电路一一对应;
所述输入端将所述输出信号传输到与之连接的合路匹配单元;
所述合路匹配单元分别对两个所述Doherty子电路的输出阻抗进行阻抗变换,对两个Doherty子电路的所述输出信号进行功率和相位的变换,使得到达所述输出端的两个所述Doherty子电路的信号的功率和相位分别相同;
将经过所述合路匹配单元变换后的两路信号在所述输出端合成一路信号输出。
9.如权利要求8所述的降低Doherty合路电路合路损耗的方法,其特征在于,在两个所述输出信号经过所述合路匹配单元之前,使用位于两个所述输入端之间的隔离单元对两个所述输入端进行隔离。
10.如权利要求8或9所述的降低Doherty合路电路合路损耗的方法,其特征在于,所述输出信号是所述Doherty子电路将多路子信号合为一路信号输出的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610188471.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种双频功放电路及其制作方法
- 下一篇:一种放大器