[发明专利]一种射频电路收发结构及其设计方法有效
申请号: | 201610206603.6 | 申请日: | 2016-04-05 |
公开(公告)号: | CN107294558B | 公开(公告)日: | 2019-08-02 |
发明(设计)人: | 闫新远 | 申请(专利权)人: | 宇龙计算机通信科技(深圳)有限公司 |
主分类号: | H04B1/40 | 分类号: | H04B1/40 |
代理公司: | 工业和信息化部电子专利中心 11010 | 代理人: | 梁军 |
地址: | 518057 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 射频 电路 收发 结构 及其 设计 方法 | ||
1.一种射频电路收发结构的设计方法,其特征在于,包括:
在射频电路印制电路板PCB上的电源管理单元PMU和收发器中间预留固定位置;
在所述PCB初成型后,在所述预留固定位置设置时钟信号的接收器件;其中,所述时钟信号的接收器件的种类根据干扰信号的存在情况确定;
在存在所述干扰信号的情况下,所述时钟信号的接收器件设置为带通滤波器;
在不存在所述干扰信号的情况下,所述时钟信号的接收器件设置为偶数个电阻值均为0欧姆的电阻,其中,每两个电阻为一组,每组的两个电阻PIN脚重叠放置,以防止辐射信号。
2.如权利要求1所述的设计方法,其特征在于,
根据所述预留固定位置的大小确定所述电阻的设置个数。
3.一种射频电路的收发结构,其特征在于,包括:
电源管理单元PMU、收发器、时钟信号的接收器件;其中,所述PMU和所述收发器耦合,所述时钟信号的接收器件与所述PMU和所述收发器均耦合;
在存在干扰信号的情况下,所述时钟信号的接收器件设置为带通滤波器;
在不存在所述干扰信号的情况下,所述时钟信号的接收器件设置为偶数个电阻值均为0欧姆的电阻,其中,每两个电阻为一组,每组的两个电阻PIN脚重叠放置,以防止辐射信号。
4.一种射频电路,其特征在于,包括:
功放处理器、信号处理器、开关、天线以及如权利要求3所述的射频电路的收发结构;
其中,所述射频电路的收发结构中的收发器的基带发送端口连接所述功放处理器的一端,所述功放处理器的另一端与所述信号处理器的一端连接,所述信号处理器的另一端通过所述开关连接至所述天线。
5.如权利要求4所述的射频电路,其特征在于,还包括:
所述射频电路的收发结构中的收发器的基带接收端口与一个信号处理器的一端连接,所述信号处理器的另一端通过所述开关连接至所述天线。
6.如权利要求4或5所述的射频电路,其特征在于,所述信号处理器包括以下之一:双工器,滤波器。
7.如权利要求4或5所述的射频电路,其特征在于,所述功放处理器包括:放大器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宇龙计算机通信科技(深圳)有限公司,未经宇龙计算机通信科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610206603.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种铝合金炉头及其制造方法和一种燃烧器
- 下一篇:一种可降灰的垃圾焚烧炉