[发明专利]栅极驱动电路、阵列基板、显示面板及其驱动方法有效

专利信息
申请号: 201610287717.8 申请日: 2016-05-04
公开(公告)号: CN105741808B 公开(公告)日: 2018-02-16
发明(设计)人: 陈华斌 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方显示技术有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/3266
代理公司: 中国专利代理(香港)有限公司72001 代理人: 刘鹏,景军平
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 栅极 驱动 电路 阵列 显示 面板 及其 方法
【说明书】:

技术领域

发明涉及显示技术领域,具体来说涉及一种栅极驱动电路、阵列基板、显示面板及其驱动方法。

背景技术

显示装置包括其上形成像素阵列的阵列基板、栅极驱动电路和数据驱动电路。栅极驱动电路顺序打开像素阵列中的各像素行,以将数据驱动电路输出的数据电压输入到对应的像素。在一些应用中,栅极驱动电路形成在阵列基板上,并且被称为“阵列基板栅极驱动器(gate driver on array, GOA)”。

具有双扫描(dual scan)能力的栅极驱动电路已经被广泛使用。在正向扫描模式下,栅极驱动电路从上到下依次打开各像素行。在反向扫描模式下,栅极驱动电路从下到上依次打开各像素行。典型地,需要附加的信号线来实现双扫描。

发明内容

有利的是实现一种栅极驱动电路,其基于两个扫描开始信号和四个时钟信号而实现双扫描。还期望的是提供一种包括所述栅极驱动电路的阵列基板、包括所述阵列基板的显示面板以及该显示面板的驱动方法。

根据本发明的第一方面,提供了一种一种栅极驱动电路,包括:顺序布置的n个级,其中n是大于或等于4的整数,其中,所述n个级被划分为包括所述n个级中的第4k+1个级的第一级组、包括所述n个级中的第4k+2个级的第二级组、包括所述n个级中的第4k+3个级的第三级组和包括所述n个级中的第4(k+1)个级的第四级组,其中k是大于或等于0的整数,其中,第一级组、第二级组、第三级组和第四级组被配置成接收第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号的相应不同组合,其中,第一级组的级与第三级组的级彼此级联,并且第二级组的级与第四级组的级彼此级联,并且其中,所述n个级中的最先两个级被配置成接收第一扫描开始信号,并且所述n个级中的最后两个级被配置成接收第二扫描开始信号。

在一些实施例中,所述栅极驱动电路还包括:传送所述第一时钟信号的第一时钟线、传送所述第二时钟信号的第二时钟线、传送所述第三时钟信号的第三时钟线、以及传送所述第四时钟信号的第四时钟线,其中,所述n个级中的每个包括第一时钟端子、第二时钟端子、第三时钟端子和第四时钟端子,其中,所述第一时钟线连接到所述第一级组的每个级的第三时钟端子、所述第二级组的每个级的第二时钟端子、所述第三级组的每个级的第一时钟端子、以及所述第四级组的每个级的第四时钟端子;其中,所述第二时钟线连接到所述第一级组的每个级的第四时钟端子、所述第二级组的每个级的第三时钟端子、所述第三级组的每个级的第二时钟端子、以及所述第四级组的每个级的第一时钟端子;其中,所述第三时钟线连接到所述第一级组的每个级的第一时钟端子、所述第二级组的每个级的第四时钟端子、所述第三级组的每个级的第三时钟端子、以及所述第四级组的每个级的第二时钟端子;并且其中,所述第四时钟线连接到所述第一级组的每个级的第二时钟端子、所述第二级组的每个级的第一时钟端子、所述第三级组的每个级的第四时钟端子、以及所述第四级组的每个级的第三时钟端子。

在一些实施例中,所述栅极驱动电路还包括:传送所述第一扫描开始信号的第一扫描开始信号线和传送所述第二扫描开始信号的第二扫描开始信号线,其中,所述n个级中的每个还包括输入端子、输出端子、复位端子、以及被配置成接收栅极截止电压的栅极截止电压端子,其中,第一级组的每个级的输出端子连接到第三级组的相应下一个级的输入端子,并且第三级组的每个级的输出端子连接到第一级组的相应前一个级的复位端子和第一级组的相应下一个级的输入端子,其中,第二级组的每个级的输出端子连接到第四级组的相应下一个级的输入端子,并且第四级组的每个级的输出端子连接到第二级组的相应前一个级的复位端子和第二级组的相应下一个级的输入端子,并且其中,所述n个级中的最先两个级的输入端子连接到所述第一扫描开始信号线,并且所述n个级中的最后两个级的复位端子连接到所述第二扫描开始信号线。

在一些实施例中,所述n个级中的每个包括:第一节点;缓冲部,可操作用于基于施加到所述输入端子的信号和施加到所述复位端子的信号而选择性地将施加到所述第二时钟端子的信号或施加到所述第四时钟端子的信号供给到所述第一节点;充电部,可操作用于基于所述缓冲部供给到所述第一节点处的信号进行充电;上拉部,可操作用于基于所述第一节点处的电压而选择性地将施加到所述第三时钟端子的信号供给到所述输出端子;下拉部,可操作用于基于施加到所述输入端子的信号和施加到所述复位端子的信号而选择性地将施加到所述栅极截止电压端子的信号供给到所述输出端子;以及保持部,可操作用于基于施加到所述第一时钟端子的信号而保持施加到所述栅极截止电压端子的信号到所述输出端子的供给。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610287717.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top