[发明专利]一种FPGA中通用成帧规程GFP帧的封装方法及装置有效

专利信息
申请号: 201610671512.X 申请日: 2016-08-15
公开(公告)号: CN107770101B 公开(公告)日: 2021-07-16
发明(设计)人: 何健 申请(专利权)人: 中兴通讯股份有限公司
主分类号: H04L12/951 分类号: H04L12/951
代理公司: 深圳鼎合诚知识产权代理有限公司 44281 代理人: 薛祥辉
地址: 518057 广东省深*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 fpga 通用 规程 gfp 封装 方法 装置
【权利要求书】:

1.一种FPGA中通用成帧规程GFP帧的封装方法,其特征在于,包括:

在随机存储器中待封装报文写入的起始地址前预留核心信头的地址;

将所述待封装报文从所述起始地址依序写入所述随机存储器,并获取写入的结束地址;

根据所述起始地址和结束地址计算所述待封装报文的长度;

将所述待封装报文的长度写入所述预留核心信头的地址中,实现所述GFP帧的封装;

所述在随机存储器中待封装报文写入的起始地址前预留核心信头的地址,具体包括:

获取上一个GFP帧的结束地址;

所述随机存储器中所述结束地址后的第5字节即为所述起始地址;

所述起始地址前的4个字节即为所述预留核心信头的地址。

2.如权利要求1所述的方法,其特征在于,所述方法还包括:

从所述随机存储器中读取所述GFP帧时,将报文的读出地址与所述结束地址进行对比;当对比结果不一致时,则从所述随机存储器中继续读取报文,直至对比结果一致为止。

3.如权利要求1所述的方法,其特征在于,所述将所述待封装报文从所述起始地址依序写入所述随机存储器时,若写到所述随机存储器的最大地址时,则从所述随机存储器最低地址开始继续写入。

4.如权利要求1所述的方法,其特征在于,所述起始地址和所述结束地址记录存储于逻辑寄存器中。

5.一种FPGA中通用成帧规程GFP帧的封装装置,其特征在于,包括:

预留单元,用于在随机存储器中待封装报文写入的起始地址前预留核心信头的地址;

报文写入单元,用于将所述待封装报文从所述起始地址依序写入所述随机存储器,并获取写入的结束地址;

计算单元,用于根据所述起始地址和结束地址计算所述待封装报文的长度;

核心信头写入单元,用于将所述待封装报文的长度写入所述预留核心信头的地址中,实现所述GFP帧的封装;

所述预留单元具体用于:

获取上一个GFP帧的结束地址;

所述随机存储器中所述结束地址后的第5字节即为所述起始地址;

所述起始地址前的4个字节即为所述预留核心信头的地址。

6.如权利要求5所述的装置,其特征在于,所述装置还包括:

读取单元,用于从所述随机存储器中读取所述GFP帧时,将报文的读出地址与所述结束地址进行对比;当对比结果不一致时,则从所述随机存储器中继续读取报文,直至对比结果一致为止。

7.如权利要求5所述的装置,其特征在于,所述报文写入单元具体用于:

将所述待封装报文从所述起始地址依序写入所述随机存储器时,若写到所述随机存储器的最大地址时,则从所述随机存储器最低地址开始继续写入。

8.如权利要求5所述的装置,其特征在于,所述装置还包括逻辑寄存单元,用于记录存储所述起始地址和所述结束地址。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610671512.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top