[发明专利]一种芯片和控制I2C和SPI串行总线复用的方法及装置在审
申请号: | 201610739042.6 | 申请日: | 2016-08-26 |
公开(公告)号: | CN107783919A | 公开(公告)日: | 2018-03-09 |
发明(设计)人: | 邹波;袁秋春 | 申请(专利权)人: | 深迪半导体(上海)有限公司 |
主分类号: | G06F13/36 | 分类号: | G06F13/36 |
代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 罗满 |
地址: | 201203 上海市浦东新区自由*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 芯片 控制 i2c spi 串行 总线 方法 装置 | ||
1.一种控制I2C和SPI串行总线复用的方法,其特征在于,包括:
采样CPU发送给芯片的逻辑值;
在预先存储的复用规则中,查找所述逻辑值对应的使能操作,并按照所述使能操作控制SPI串行总线使能或I2C串行总线使能。
2.如权利要求1所述的方法,其特征在于,所述采样CPU发送给芯片的逻辑值具体为:采样一次所述逻辑值;
其中,所述复用规则为:
当所述逻辑值为0时,则所述使能操作为控制SPI串行总线使能;
当所述逻辑值为1时,则所述使能操作为控制I2C串行总线使能。
3.如权利要求1所述的方法,其特征在于,所述采样CPU发送给芯片的逻辑值具体为:采样两次所述逻辑值;
其中,所述复用规则为:
当所述逻辑值的顺序为00时,则所述使能操作为控制SPI串行总线使能,且所述SPI串行总线处于传输状态;
当所述逻辑值的顺序为01时,则所述使能操作为控制SPI串行总线使能,且所述SPI串行总线处于传输停止状态;
当所述逻辑值的顺序为10时,则所述使能操作为控制SPI串行总线使能,且所述SPI串行总线处于传输开始状态;
当所述逻辑值的顺序为11时,则所述使能操作为控制I2C串行总线使能,且所述I2C串行总线处于使能状态。
4.一种控制I2C和SPI串行总线复用的装置,其特征在于,包括:
采样单元,用于采样CPU发送给芯片的逻辑值;
判断单元,用于在预先存储的复用规则中,查找所述逻辑值对应的使能操作,并按照所述使能操作控制SPI串行总线使能或I2C串行总线使能。
5.如权利要求4所述的装置,其特征在于,所述采样单元与所述芯片连接,且采样一次所述逻辑值;
其中,所述复用规则为:
当所述逻辑值为0时,则所述使能操作为控制SPI串行总线使能;
当所述逻辑值为1时,则所述使能操作为控制I2C串行总线使能。
6.如权利要求4所述的装置,其特征在于,所述采样单元与所述芯片连接,且采样两次所述逻辑值;
其中,所述复用规则为:
当所述逻辑值的顺序为00时,则所述使能操作为控制SPI串行总线使能,且所述SPI串行总线处于传输状态;
当所述逻辑值的顺序为01时,则所述使能操作为控制SPI串行总线使能,且所述SPI串行总线处于传输停止状态;
当所述逻辑值的顺序为10时,则所述使能操作为控制SPI串行总线使能,且所述SPI串行总线处于传输开始状态;
当所述逻辑值的顺序为11时,则所述使能操作为控制I2C串行总线使能,且所述I2C串行总线处于使能状态。
7.一种芯片,包括芯片本体和引脚,其特征在于,还包括权利要求4-6任意一项所述的控制I2C和SPI串行总线复用的装置,其中,所述引脚为4个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深迪半导体(上海)有限公司,未经深迪半导体(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610739042.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:蒸镀装置与蒸镀方法
- 下一篇:用于真空镀铝的除静电刷结构