[发明专利]一种显示系统及其显示方法有效
申请号: | 201610840474.6 | 申请日: | 2016-09-22 |
公开(公告)号: | CN107861896B | 公开(公告)日: | 2020-03-20 |
发明(设计)人: | 夏建龙;肖龙光;俆卫 | 申请(专利权)人: | 青岛海信电器股份有限公司 |
主分类号: | G06F13/32 | 分类号: | G06F13/32 |
代理公司: | 北京律智知识产权代理有限公司 11438 | 代理人: | 邢雪红;乔彬 |
地址: | 266100 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 显示 系统 及其 方法 | ||
1.一种显示系统,其特征在于,包括:
显示器;
SOC芯片,用于提供第三信号;
FPGA芯片,耦接于所述SOC芯片和所述显示器,用于产生第一信号并对所述第三信号进行处理产生第二信号;
控制器,耦接于所述FPGA芯片,用于根据所述FPGA芯片的工作状态,选择通过所述FPGA芯片的第一路径或第二路径发送信号;
其中,当所述FPGA芯片加载网表完毕后,所述控制器选择通过所述第一路径向所述显示器发送所述第一信号,使所述显示器显示所述第一信号所对应的画面;当所述FPGA芯片的数据处理功能配置完成后,所述控制器选择通过所述第二路径向所述显示器发送所述第二信号,使所述显示器显示所述第二信号所对应的画面;
所述FPGA芯片还包括:
接口模块,用于接收所述SOC芯片发送的第三信号;
图像处理模块,用于接收所述接口模块转送的所述第三信号,并对所述第三信号对应的数据进行处理,以产生所述第二信号;
图形模块,用于当所述FPGA芯片加载网表完毕后,产生所述第一信号。
2.如权利要求1所述的显示系统,其特征在于,所述第一信号所对应的画面为LOGO画面或纯色画面,所述第二信号所对应的画面为主机工作画面。
3.如权利要求1所述的显示系统,其特征在于,所述第一信号包括时序信号和RGB数据信号;所述图形模块包括:
计数单元,用于根据时钟进行计数;
时序产生单元,根据所述计数单元的计数信息,产生所述时序信号;
数据产生单元,根据所述时序信号和所述计数信息,产生所述RGB数据信号。
4.如权利要求1所述的显示系统,其特征在于,当所述FPGA芯片的所述接口模块配置完成后,所述控制器选择通过所述FPGA芯片的第三路径向所述显示器发送所述第三信号,使所述显示器显示所述第三信号所对应的画面。
5.如权利要求4所述的显示系统,其特征在于,所述图形模块耦接于所述显示器形成所述第一路径;所述图像处理模块耦接于所述显示器形成所述第二路径;所述接口模块耦接于所述显示器形成所述第三路径。
6.一种显示系统的显示方法,所述显示系统包括SOC芯片、FPGA芯片、控制器和显示器,其特征在于,所述显示方法包括:
通过所述控制器控制同时进行所述FPGA芯片的网表加载与所述SOC芯片的初始化;
当所述FPGA芯片加载网表完毕后,通过所述FPGA芯片产生第一信号,并发送所述第一信号至所述显示器;
在所述显示器显示所述第一信号所对应的画面同时配置所述FPGA芯片的接口功能和数据处理功能;
当所述FPGA芯片的数据处理功能配置完成后,通过所述FPGA芯片对所述SOC芯片发送的第三信号处理产生第二信号;
通过所述控制器控制将所述第一信号切换为所述第二信号发送至所述显示器;
通过所述FPGA芯片的接口模块,接收所述SOC芯片发送的第三信号;
通过所述FPGA芯片的图像处理模块,接收所述接口模块转送的所述第三信号,并对所述第三信号对应的数据进行处理,以产生所述第二信号;
通过所述FPGA芯片的图形模块,当所述FPGA芯片加载网表完毕后,产生所述第一信号。
7.如权利要求6所述的显示系统的显示方法,其特征在于,当所述FPGA芯片加载网表完毕后,通过所述FPGA芯片产生第一信号包括:
当所述FPGA芯片加载网表完毕后,根据时钟进行计数;
根据时钟的计数信息,产生时序信号;
根据所述时序信号和所述计数信息,产生RGB数据信号;以及
组合所述时序信号和所述RGB数据信号,产生所述第一信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于青岛海信电器股份有限公司,未经青岛海信电器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610840474.6/1.html,转载请声明来源钻瓜专利网。