[发明专利]一种管理坏列地址的方法及其装置有效
申请号: | 201611041119.9 | 申请日: | 2016-11-21 |
公开(公告)号: | CN106775454B | 公开(公告)日: | 2019-07-19 |
发明(设计)人: | 陈文捷;王浩远;何毅阳;陈景波 | 申请(专利权)人: | 建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 阳开亮 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 管理 地址 方法 及其 装置 | ||
1.一种管理坏列地址的方法,其特征在于,所述方法包括:
获取非线性闪存中所有列地址对应的列地址标识;其中,所述列地址标识用于表示所述列地址对应的存储空间是否损坏;所述列地址标识为单个列地址标识顺序组合后形成的列地址标识序列;
根据所述列地址标识确定与所述列地址标识匹配的目标编码方式;
通过所述目标编码方式对所述列地址标识进行编码;
当第一数据长度大于第二数据长度时,存储编码后的所述列地址标识;其中,所述第一数据长度为编码前的所述列地址标识对应的数据长度;所述第二数据长度为编码后的所述列地址标识对应的数据长度;
当所述第一数据长度小于所述第二数据长度时,存储编码前的所述列地址标识。
2.根据权利要求1所述的管理坏列地址的方法,其特征在于,所述根据所述列地址标识确定与所述列地址标识匹配的目标编码方式包括:
计算连续且相同的单个列地址标识的数目;其中,所述数目包括第一数目和/或第二数目;所述第一数目对应第一列地址标识的数目,所述第二数目对应第二列地址标识的数目;
根据所述数目确定与所述列地址标识序列匹配的目标编码方式。
3.根据权利要求2所述的管理坏列地址的方法,所述根据所述数目确定与所述列地址标识序列匹配的目标编码方式包括:
判断所述数目所属的预设区间;
根据所述数目所属的预设区间确定与所述列地址标识序列匹配的目标编码方式。
4.根据权利要求2或3所述的管理坏列地址的方法,其特征在于,所述确定通过所述目标编码方式对所述列地址标识序列进行编码包括:
通过所述目标编码方式对第一数目对应的列地址标识进行编码,和/或通过所述目标编码方式对第二数目对应的列地址标识进行编码。
5.根据权利要求4所述的管理坏列地址的方法,其特征在于,所述当所述第一数据长度大于所述第二数据长度时,存储编码后的所述列地址标识包括:
存储编码后且占用内存最小的所述列地址标识。
6.一种管理坏列地址的装置,其特征在于,所述装置包括:
获取模块,用于获取非线性闪存中所有列地址对应的列地址标识;其中,所述列地址标识用于表示所述列地址对应的存储空间是否损坏;所述列地址标识为单个列地址标识顺序组合后形成的列地址标识序列;
确定模块,用于根据所述列地址标识确定与所述列地址标识匹配的目标编码方式;
确定编码模块,用于确定通过所述目标编码方式对所述列地址标识进行编码;
第一存储模块,用于当第一数据长度大于第二数据长度时,存储编码后的所述列地址标识;其中,所述第一数据长度为编码前的所述列地址标识对应的数据长度;所述第二数据长度为编码后的所述列地址标识对应的数据长度;第二存储模块,用于当所述第一数据长度小于所述第二数据长度时,存储编码前的所述列地址标识。
7.根据权利要求6所述的装置,其特征在于,所述确定模块包括:
计算单元,用于计算连续且相同的单个列地址标识的数目;其中,所述数目包括第一数目和/或第二数目;所述第一数目对应第一列地址标识的数目,所述第二数目对应第二列地址标识的数目;
确定单元,用于根据所述数目确定与所述列地址标识序列匹配的目标编码方式。
8.根据权利要求7所述的装置,其特征在于,所述确定单元具体用于判断所述数目所属的预设区间;根据所述数目所属的预设区间确定与所述列地址标识序列匹配的目标编码方式。
9.根据权利要求7或8所述的装置,其特征在于,所述编码模块具体用于通过所述目标编码方式对第一数目对应的列地址标识进行编码,和/或通过所述目标编码方式对第二数目对应的列地址标识进行编码。
10.根据权利要求9所述的装置,其特征在于,所述第一存储模块具体用于存储编码后且占用内存最小的所述列地址标识。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司,未经建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司;珠海煌荣集成电路科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611041119.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种混合存储阵列的构建方法
- 下一篇:具有可调整内存边界的嵌入式存储器块