[发明专利]同时实现无杂散、高信噪失真比的低通ΣΔ调制器在审
申请号: | 201611136237.8 | 申请日: | 2016-12-12 |
公开(公告)号: | CN106788444A | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 陈雅雅;韩雁;张世峰;曹天霖;倪明;徐浩 | 申请(专利权)人: | 浙江大学 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 杭州求是专利事务所有限公司33200 | 代理人: | 林松海 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同时 实现 无杂散 高信噪 失真 调制器 | ||
1.一种同时实现无杂散、高信噪失真比的低通ΣΔ调制器,其特征在于:包括高通滤波dither模块、环路滤波器、量化器,
所述的高通滤波dither模块包括dither产生模块、延时单元Z-1和一个2输入的加法器;其中dither信号作为延时单元Z-1、2输入加法器的输入;延时单元Z-1输出的值取负作为2输入加法器的另外一个输入;加法器的输出作为所述的高通滤波dither模块的输出;
所述的量化器的输入是2输入加法器的输出;2输入加法器输入为环路滤波器的输出和高通滤波dither模块的输出;量化器的输出即为所述的低通ΣΔ调制器的输出。
2.如权利要求1所述的低通ΣΔ调制器,其特征在于:所述的环路滤波器采用3阶环路滤波器,包括延时积分器、积分器、增益模块a1,a2,a3,b1,b2,c1,c2,c3,g1和加法器;其中延时积分器包括一个2输入的加法器和一个延时单元Z-1,延时积分器的输出、输入之和经过延时单元Z-1的值作为延时积分器的输出;其中积分器包括一个3输入的加法器和一个延时单元Z-1,积分器的输出经过延时单元Z-1的值与输入之和作为积分器的输出;调制器的输入经过b1的值与调制器的输出经过c1取负的值相加作为第一个延时积分器的输入;第一个延时积分器的输出经过c2输入给积分器;积分器的输出经过c3输入给第二个延时积分器;第二个延时积分器的输出经过g1的值取负输入给积分器;第一个延时积分器的输出经过a1的值、积分器的输出经过a2的值、第二个延时积分器的输出经过a3的值与调制器的输入经过b2的值之和作为所述的3阶环路滤波器的输出。
3.如权利要求2所述的低通ΣΔ调制器,其特征在于:所述的增益模块a1,a2,a3,b1,b2,c1,c2,c3,g1均是放大系数为常数的乘法器。
4.如权利要求1所述的低通ΣΔ调制器,其特征在于:所述的dither模块是由线性反馈移位寄存器实现;dither模块输出频谱为白噪声谱。
5.如权利要求1或2所述的低通ΣΔ调制器,其特征在于:所述的加法器均为全加器。
6.如权利要求1所述的低通ΣΔ调制器,其特征在于:所述的量化器把高比特信号量化成低比特信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611136237.8/1.html,转载请声明来源钻瓜专利网。