[发明专利]一种栅极驱动电路及其驱动方法、显示装置有效
申请号: | 201611161043.3 | 申请日: | 2016-12-15 |
公开(公告)号: | CN106782366B | 公开(公告)日: | 2018-09-25 |
发明(设计)人: | 李亚锋 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G09G3/3266 |
代理公司: | 北京聿宏知识产权代理有限公司 11372 | 代理人: | 吴大建 |
地址: | 430070 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 栅极 驱动 电路 及其 方法 显示装置 | ||
1.一种栅极驱动电路,该栅极驱动电路具有多级结构,其特征在于,第n级电路中包括:
Qn节点预充电单元,其在第一输入信号Qn-1、第二输入信号Qn+1的作用下控制高电压信号VGH与Qn节点之间的信号传输,由此对Qn节点进行预充电;
Qn节点上拉单元,其电连接在Qn节点与输出端Gn之间,用于维持Qn节点的高电平状态;
Qn节点下拉单元,其电连接在低电压信号VGL与Qn节点之间,用于在Pn节点电压信号的作用下控制低电压信号VGL与Qn节点之间的信号传输,由此维持Qn节点的低电平状态;
Pn节点上拉单元,其电连接在高电压信号VGH与Pn节点之间,用于在第一时钟信号的作用下控制高电压信号VGH与Pn节点之间的信号传输,由此维持Pn节点的高电平状态;
Pn节点下拉单元,其电连接在低电压信号VGL与Pn节点之间,用于在Qn节点电压信号的作用下控制低电压信号VGL与Pn节点之间的信号传输,由此维持Pn节点的低电平状态;
Gn输出单元,其电连接在第二时钟信号与输出端Gn之间,用于在Qn节点电压信号的作用下控制第二时钟信号与输出端Gn之间的信号传输,由此输出Gn高电平信号;
输出端Gn下拉单元,其电连接在低电压信号VGL与输出端Gn之间,用于在Pn节点电压信号的作用下控制低电压信号VGL与输出端Gn之间的信号传输,由此维持输出端Gn的低电平状态;
第一复位单元,其连接低电压信号VGL、Qn节点、Pn节点、输出端Gn和第一复位信号Reset1,用于当第一复位信号Reset1跳变为高电平时,第一复位单元将Qn节点和Pn节点均拉低至低电平,同时将输出端Gn拉至高电平;
第二复位单元,其连接低电压信号VGL、输出端Gn和第二复位信号Reset2,用于当第二复位信号Reset2跳变为高电平时,将输出端Gn拉至低电平。
2.如权利要求1所述的栅极驱动电路,其特征在于,所述Qn节点预充电单元包括第一晶体管、第二晶体管、第三晶体管及第四晶体管;第一晶体管的源极与高电压信号VGH连接,第一晶体管的栅极与第二输入信号Qn+1连接,第一晶体管的漏极与第二晶体管的源极连接;第二晶体管的栅极连接第一输入信号Qn-1,第二晶体管的漏极连接第三晶体管的源极连接,并同时与Qn节点连接;第三晶体管的栅极与第一输入信号Qn-1连接,第三晶体管的漏极与第四晶体管的源极连接;第四晶体管的栅极与第二输入信号Qn+1连接,第四晶体管的漏极与高电压信号VGH连接。
3.如权利要求2所述的栅极驱动电路,其特征在于,所述Qn节点下拉单元包括第五晶体管,第五晶体管的源极连接Qn节点,第五晶体管的栅极连接Pn节点,第五晶体管的漏极连接低电压信号VGL。
4.如权利要求3所述的栅极驱动电路,其特征在于,所述Pn节点上拉单元包括第六晶体管和第二电容,所述第六晶体管的源极连接高电压信号VGH,第六晶体管的栅极连接第一时钟信号,第六晶体管的漏极连接Pn节点;第二电容两端分别连接Pn节点与低电压信号VGL。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611161043.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种栅极驱动电路及驱动方法、显示装置
- 下一篇:液晶拼接屏显示方法及系统