[实用新型]芯片可测性端口电路有效
申请号: | 201621264850.3 | 申请日: | 2016-11-22 |
公开(公告)号: | CN206149239U | 公开(公告)日: | 2017-05-03 |
发明(设计)人: | 张巍;薛雷;吴海强 | 申请(专利权)人: | 珠海中慧微电子股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 广东朗乾律师事务所44291 | 代理人: | 杨焕军,朱鹏 |
地址: | 519085 广东省珠*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 可测性 端口 电路 | ||
技术领域
本实用新型属于电子电路技术领域,尤其涉及一种芯片可测性输出端口电路。
背景技术
随着集成电路技术的发展,芯片的设计越来越复杂,为了使测试成本保持在合理的限度内,在芯片设计时可采用可测性设计技术,如何能够快速方便的得到芯片各项测试向量是业内急需解决的问题之一。
实用新型内容
本实用新型的目的在于提供一种可以快速可靠地对芯片进行测试及输出测试量的可测性端口电路。
为了实现上述目的,本实用新型采取如下的技术解决方案:
芯片可测性端口电路,包括:正常输出电路和测试输出电路;所述正常输出电路包括高电平采集电路、低电平采集电路及信号输出电路,其中,所述高电平采集电路包括两输入的与非门、第一反向器及第二反向器,所述与非门的一个输入端接收芯片的数据信号,另一个输入端接收测试模式控制信号,输出端与第一反向器相连,第一反向器的输出端与第二反向器的输入端相连;所述低电平采集电路包括两输入的或非门、第三反向器及第四反向器,所述或非门的一个输入端接收芯片的数据信号,另一个输入端接收测试模式控制信号,输出端与第三反向器相连,第三反向器的输出端与第四反向器的输入端相连;所述信号输出电路包括上拉电路、上拉保护电路、下拉电路和下拉保护电路,所述上拉保护电路包括第一PMOS管、第二PMOS管和第一NMOS管,所述第一PMOS管的源极和栅极连接电源,漏极与第二PMOS管的源极相连;所述第二PMOS管的栅极与芯片的数据输出端相连,漏极与第一NMOS管的源极相连;所述第一NMOS管的栅极和电源相连,漏极接地;所述上拉电路包括第四PMOS管和第五PMOS管,所述第四PMOS管的栅极与第二反向器的输出端相连,源极与电源相连,漏极与第五PMOS管的源极相连;所述第五PMOS管的栅极与第二PMOS管的漏极相连,漏极与芯片的数据输出端相连;所述下拉保护电路包括第三PMOS管、第二NMOS管和第三NMOS管,所述第三PMOS管的源极与电源相连,栅极接地,漏极与第二NMOS管的源极相连;所述第二NMOS管的栅极与芯片的数据输出端相连,漏极与第三NMOS管的源极相连;所述第三NMOS管的栅极和漏极接地;所述下拉电路包括第四NMOS管和第五NMOS管,所述第四NMOS管的源极与第五PMOS管的漏极相连,栅极与第三PMOS管的漏极相连,漏极与第五NMOS管的源极相连,第四NMOS管的漏极与芯片的数据输出端相连;所述第五NMOS管的栅极与第四反向器的输出端相连,漏极接地;所述测试输出电路包括第一传输门、第二传输门和阶梯开关,所述第一传输门的P管控制端、第二传输门的P管控制端与第一测试选择信号端相连,所述第一传输门的N管控制端、第二传输门的N管控制端与第二测试选择信号端相连,测试数据信号TEST_DATA传输至第一传输门的输入端,所述第一传输门的输出端与第二传输门的输入端相连,所述第二传输门的输出端与芯片的数据输出端相连;所述阶梯开关的源极与所述第一传输门的输出端相连,漏极接地,栅极与第一测试选择信号端相连。
更具体的,所述数据输出端上连接有上拉ESD保护电路和下拉ESD保护电路,其中,所述上拉ESD保护电路包括第六PMOS管、第七PMOS管、第八PMOS管和第七NMOS管,所述第八PMOS管的漏极与芯片的数据输出端相连,源极与第七PMOS管的漏极相连,栅极与电源相连;所述第七PMOS管的栅极和源极与电源相连;所述第六PMOS管的源极与电源相连,栅极接地,漏极与芯片的数据输出端相连,所述第七NMOS管的漏极与芯片的数据输出端相连,源极和栅极与电源相连;所述下拉ESD保护包括第八NMOS管和第九NMOS管,所述第八NMOS管的栅极经第五电阻与电源相连,源极与第九NMOS管的漏极相连,漏极与芯片的数据输出端相连;所述第九NMOS管的栅极经第六电阻后接地,源极接地。
更具体的,所述第二NMOS管的栅极经串联的第二电阻和第一电阻与芯片的数据输出端相连,并通过第六NMOS管形成的电容接地。
更具体的,所述第二传输门的输出端经串联的第四电阻和第三电阻与芯片的数据输出端相连。
更具体的,芯片的数据信号经过一级缓冲器后,输入至高电平采集电路和低电平采集电路中。
由以上技术方案可知,本实用新型的输出端口电路具有正常输出电路和测试输出电路,通过测试模式控制信号控制正常输出电路或测试输出电路,在不增加芯片的端口数目以及面积的基础上实现芯片可测性设计,使芯片具有快速、方便、可靠的测试功能,降低了芯片的测试成本,提高了芯片的可靠性和稳定性。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海中慧微电子股份有限公司,未经珠海中慧微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621264850.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种ROV推进器通信隔离电路及ROV推进器
- 下一篇:脉冲计数装置