[发明专利]锁相环(PLL)架构有效
申请号: | 201680014381.6 | 申请日: | 2016-02-12 |
公开(公告)号: | CN107431488B | 公开(公告)日: | 2020-03-31 |
发明(设计)人: | K·L·阿库迪亚;J·A·谢弗;B·班迪达 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03L7/091 | 分类号: | H03L7/091;H03L7/093 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张曦 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 锁相环 pll 架构 | ||
在一个实施例中,一种锁相环(PLL)包括:压控振荡器(VCO);分频器,被配置为对VCO的输出信号进行分频以产生反馈信号;以及相位检测电路,被配置为检测参考信号与反馈信号之间的相位差,并且基于检测的相位差生成输出信号。该PLL还包括:比例电路,被配置为基于相位检测电路的输出信号生成控制电压,其中控制电压调谐VCO的第一电容以提供相位校正。该PLL进一步包括:积分电路,被配置为将控制电压转换为数字信号,对数字信号进行积分,并基于积分后的数字信号来调谐VCO的第二电容以提供频率跟踪。
技术领域
本公开的各方面一般地涉及频率合成,并且更特别地涉及锁相环(PLL)。
背景技术
锁相环(PLL)可以在频率合成中用来通过将参考信号的频率乘以对应量以生成具有期望频率的信号。PLL广泛地被用来在无线通信系统、微处理系统和高速数据系统中提供具有期望频率的信号。
发明内容
下文提出了一个或多个实施例的简化概述以便提供对这些实施例的基本理解。这一概述不是所有设想到的实施例的广泛综述,并且既不意图标识所有实施例的关键性或决定性要素也不意图界定任何或所有实施例的范围。它的唯一目的是以简化形式提出一个或多个实施例的一些概念作为随后提出的更详细描述的前序。
根据一个方面,本文描述了一种锁相环(PLL)。该PLL包括:压控振荡器(VCO);分频器,被配置为对VCO的输出信号进行分频以产生反馈信号;以及相位检测电路,被配置为检测参考信号与反馈信号之间的相位差,并且基于检测的相位差生成输出信号。该PLL还包括:比例电路,被配置为基于相位检测电路的输出信号生成控制电压,其中控制电压调谐VCO的第一电容以提供相位校正。该PLL进一步包括:积分电路,被配置为将控制电压转换为数字信号,对数字信号进行积分,并基于积分后的数字信号来调谐VCO的第二电容以提供频率跟踪。
第二方面涉及一种操作锁相环(PLL)的方法。该方法包括:划分压控振荡器(VCO)的输出信号的频率以产生反馈信号;检测参考信号与反馈信号之间的相位差;基于检测的相位差生成控制电压;以及使用控制电压来调谐VCO的第一电容以提供相位校正。该方法还包括:将控制电压转换为数字信号;对数字信号进行积分;以及基于积分后的数字信号来调谐VCO的第二电容以提供频率跟踪。
第三方面涉及一种装置。该装置包括:用于划分压控振荡器(VCO)的输出信号的频率以产生反馈信号的部件;用于检测参考信号与反馈信号之间的相位差的部件;用于基于检测的相位差生成控制电压的部件;以及用于使用控制电压来调谐VCO的第一电容以提供相位校正的部件。该装置还包括:用于将控制电压转换为数字信号的部件;用于对数字信号进行积分的部件;以及用于基于积分后的数字信号来调谐VCO的第二电容以提供频率跟踪的部件。
为了实现前述和相关的目的,一个或多个实施例包括后文完全描述的且在权利要求中特别指出的特征。以下描述和附图详细阐述了一个或多个实施例的某些说明性的方面。然而,这些方面指示各种实施例的原理可以被采用的各种方式中的仅一些方式,并且所描述的实施例意图包括所有这些方面和它们的等价物。
附图说明
图1示出了锁相环(PLL)的示例。
图2示出了数字PLL的示例。
图3示出了根据本公开的实施例的PLL。
图4示出了根据本公开的实施例的压控振荡器(VCO)。
图5是示出了根据本公开的实施例的用于操作PLL的方法的流程图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680014381.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:基于紧凑ReRAM的FPGA
- 下一篇:具有宽锁定范围的混合锁相环