[发明专利]指令块地址寄存器在审
申请号: | 201680054457.8 | 申请日: | 2016-09-13 |
公开(公告)号: | CN108027768A | 公开(公告)日: | 2018-05-11 |
发明(设计)人: | D·C·伯格;A·L·史密斯 | 申请(专利权)人: | 微软技术许可有限责任公司 |
主分类号: | G06F12/0806 | 分类号: | G06F12/0806;G06F9/38 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;罗利娜 |
地址: | 美国华*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指令 地址 寄存器 | ||
1.一种基于块的处理器,包括:
至少一个处理器核,被配置为利用多个执行单元取回并且执行指令块;以及
包括至少一个指令块地址寄存器的控制单元,所述指令块地址寄存器对用于取回指令块的入口位置进行索引,所述指令块地址寄存器通过利用所述执行单元之一执行分支指令而被隐式写入,所述指令块地址寄存器从所述基于块的处理器的一个或多个操作模式不可见。
2.根据权利要求1所述的处理器,其中所述指令块能够具有可变大小。
3.根据权利要求1或权利要求2所述的处理器,其中所述指令块地址寄存器不通过所述指令块内的非分支指令的执行而被递增或递减。
4.根据权利要求1至3中任一项所述的处理器,其中所述处理器核被配置为:
执行由所述指令块寄存器索引的所述指令块中的第一指令;以及执行由所述指令块寄存器索引的所述指令块中的不同的第二指令,其中所述入口位置不改变以执行所述第一指令和所述第二指令。
5.根据权利要求1至4中任一项所述的处理器,其中所述控制单元包括多个指令块地址寄存器,每个相应的指令块寄存器对用于利用所述基于块的处理器同时执行相应指令块的入口位置进行索引。
6.根据权利要求1至4中任一项所述的处理器,其中所述控制单元包括多个指令块地址寄存器,一个或多个相应的指令块地址寄存器中的每一个对用于利用所述基于块的处理器推测性地执行相应指令块的入口位置进行索引。
7.一种包括耦合到基于块的处理器的存储器的装置,所述装置包括:
指令块地址寄存器,存储到所述存储器的索引地址,所述存储器存储指令块的多个指令,当所述处理器处于一个或多个非特权操作模式时,被索引的地址不可访问;
一个或多个执行单元,被配置为执行所述指令块的指令;以及
控制单元,被配置为基于被索引的地址,从所述存储器中取回并且译码所述多个指令中的两个或更多个指令。
8.根据权利要求7所述的装置,其中所述控制单元还被配置为通过以下来执行被编码在所述指令块中的分支指令:将存储在所述指令块地址寄存器中的所述索引地址改变为由所述分支指令生成的结果值。
9.根据权利要求7所述的装置,还包括附加的一个或多个指令块地址寄存器,所述指令块地址寄存器中的每一个针对要由所述处理器推测性地取回、译码和/或执行的相应指令块,存储到所述存储器的索引地址。
10.一种操作基于块的处理器的方法,所述方法包括:
读取存储在指令块地址寄存器中的存储器地址,所述存储器地址指示用于指令块的入口点,所述存储器地址和所述指令块地址寄存器对于所述基于块的处理器的、包括所述指令块的当前正执行的进程或线程是不可访问的;以及
取回并且译码由所述存储器地址指示的所述指令块的至少一部分。
11.根据权利要求10所述的方法,还包括执行编码在所述指令块中的两个或更多个指令而不改变存储在所述指令块地址寄存器中的所述存储器地址。
12.根据权利要求10或权利要求11所述的方法,还包括:
确定指令块的出口点;以及
基于所述确定,更新存储在所述指令块寄存器中的所述存储器地址并且使得所述当前正执行的进程或线程的执行切换到由所确定的所述出口点指示的指令块。
13.根据权利要求10至12中任一项所述的方法,其中所述取回和所述译码部分地基于为所述指令块编码的大小字段。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微软技术许可有限责任公司,未经微软技术许可有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680054457.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:处理视频使用情况信息以投放广告
- 下一篇:蚀刻液组合物以及蚀刻方法