[发明专利]在目标字段中存储无效有效
申请号: | 201680054479.4 | 申请日: | 2016-09-13 |
公开(公告)号: | CN108027733B | 公开(公告)日: | 2022-01-21 |
发明(设计)人: | D·C·伯格;A·L·史密斯 | 申请(专利权)人: | 微软技术许可有限责任公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/30 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;彭梦晔 |
地址: | 美国华*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 目标 字段 存储 无效 | ||
1.一种包括基于块的处理器的装置,所述基于块的处理器包括:
一个或多个处理核;以及
控制单元,至少部分基于执行在第一指令块中编码的无效指令被配置为使得所述处理核中的至少一个处理核:
基于所述无效指令的目标字段,获取用于在所述第一指令块中编码的多个存储器访问指令中的存储器访问指令的指令标识;
使与所述指令标识相关联的所述存储器访问指令无效,使得无效的所述存储器访问指令不执行;以及
基于无效的所述存储器访问指令,执行来自所述第一指令块的后续存储器访问指令。
2.根据权利要求1所述的装置,其中所述控制单元被配置为通过取回并且执行在所述第一指令块中编码的所述无效指令来使所述存储器访问指令无效。
3.根据权利要求1所述的装置,还包括:
硬件结构,被配置为存储指示所述多个存储器访问指令的执行顺序的数据,其中指示执行顺序的所述数据是至少部分基于针对所述第一指令块中的所述多个存储器访问指令编码的多个加载/存储标识符(LSID)的存储掩码。
4.根据权利要求3所述的装置,其中所述存储器访问指令是存储器存储指令,并且所述指令标识包括用于所述存储器存储指令的来自所述多个LSID的LSID。
5.根据权利要求1所述的装置,其中所述指令标识是LSID,并且所述控制单元还被配置为在所述无效期间将所述存储器访问指令的所述LSID标记为完成,好像所述存储器访问指令已经被执行。
6.根据权利要求1所述的装置,还包括指令译码器,所述指令译码器被配置为:
译码所述第一指令块的所述多个存储器访问指令;以及
检测所述多个存储器访问指令的至少一个断言的指令,所述断言的指令与第一断言的执行路径和第二断言的执行路径相关联。
7.根据权利要求6所述的装置,其中所述控制单元还被配置为在所述第一断言的执行路径中的指令的执行期间:
检测所述第二断言的执行路径中的存储器存储指令;以及
在执行所述第一断言的执行路径中的所述指令的同时使所述存储器存储指令无效,好像所述存储器存储指令已经被执行。
8.根据权利要求7所述的装置,其中在执行所述第一断言的执行路径中的所述指令的同时使所述存储器存储指令无效发生而不在所述第一指令块中插入单独的无效指令。
9.根据权利要求1所述的装置,其中所述控制单元被配置为通过增加已经在所述第一指令块内被执行的存储指令的计数来使所述存储器访问指令无效。
10.根据权利要求9所述的装置,其中所述控制单元被配置为当所述存储指令的计数达到预定值时执行所述后续存储器访问指令。
11.根据权利要求10所述的装置,其中所述控制单元还被配置为:
基于无效的所述存储器访问指令,提交所述第一指令块并且执行来自至少不同的第二指令块的至少一个指令。
12.一种操作处理器以执行包括多个存储器存储指令的指令块的方法,所述方法包括:
检索指示所述多个存储器存储指令的执行顺序的数据;
在指令执行期间检测断言的指令;
当所述断言的指令的条件被满足时,确定所述多个存储器存储指令中的至少一个断言的第一存储器存储指令将不执行;
生成无效指令,其中所述无效指令的目标字段标识指示用于执行所述第一存储器存储指令的相对顺序的加载/存储标识符(LSID);以及
发出所述断言的指令。
13.根据权利要求12所述的方法,其中所述目标字段还包括掩码和移位位,所述第一存储器存储指令的所述LSID基于所述掩码和所述移位位被标识。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微软技术许可有限责任公司,未经微软技术许可有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680054479.4/1.html,转载请声明来源钻瓜专利网。