[发明专利]用于向量位字段压缩和扩展的指令和逻辑在审
申请号: | 201680068244.0 | 申请日: | 2016-11-22 |
公开(公告)号: | CN108292218A | 公开(公告)日: | 2018-07-17 |
发明(设计)人: | E.奥尔德-艾哈迈德-瓦尔;T.威尔哈姆;R.瓦伦丁 | 申请(专利权)人: | 英特尔IP公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;张金金 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 元素阵列 打包 字段 指令 字段压缩 转换 个位 处理器 向量 | ||
1.一种处理器,包括:
前端,用以接收用于元素阵列和打包位阵列之间的转换的指令;
解码器,用以解码所述指令;
核,包括用以执行所述指令,所述核包括:
第一逻辑,用以识别要由所述打包位阵列使用的一个或多个位字段长度;
第二逻辑,用以识别所述元素阵列的元素的宽度;以及
第三逻辑,用以同时对于所述元素阵列的多个元素和所述打包位阵列的多个位字段,基于元素的所述宽度和所述位字段长度来在所述元素阵列和所述打包位阵列之间进行转换;以及
引退单元,用以引退所述指令。
2.根据权利要求1所述的处理器,还包括第五逻辑,用以通过将所述元素阵列的元素压缩成要存储在所述打包位阵列中的位字段来执行转换,其中所述元素从所述宽度压缩成所述一个或多个位字段长度。
3.根据权利要求1所述的处理器,还包括第五逻辑,用以通过将所述打包位阵列的位字段扩展成所述元素阵列的所述元素来执行转换,其中所述元素从所述一个或多个位字段长度扩展成所述宽度。
4.根据权利要求1所述的处理器,其中所述转换要根据所述打包位阵列的位字段和所述元素阵列的元素的每个对的相同位字段长度来执行。
5.根据权利要求1所述的处理器,其中所述转换要根据存储在向量中的多个不同位字段长度来执行,所述向量用以将长度指派到所述打包位阵列的位字段以及所述元素阵列的元素的对的对应转换。
6.根据权利要求1所述的处理器,其中所述位字段长度要基于所述元素阵列的所有元素的最小表示,所述最小表示仍将保留所述元素阵列的所述元素的准确性。
7.根据权利要求1所述的处理器,其中,所述打包位阵列的所述位字段要与处理器字节表示不对齐。
8.一种系统,包括:
前端,用以接收用于元素阵列和打包位阵列之间的转换的指令;
解码器,用以解码所述指令;
核,包括用以执行所述指令,所述核包括:
第一逻辑,用以识别要由所述打包位阵列使用的一个或多个位字段长度;
第二逻辑,用以识别所述元素阵列的元素的宽度;以及
第三逻辑,用以同时对于所述元素阵列的多个元素和所述打包位阵列的多个位字段,基于元素的所述宽度和所述位字段长度来在所述元素阵列和所述打包位阵列之间进行转换;以及
引退单元,用以引退所述指令。
9.根据权利要求8所述的系统,还包括第五逻辑,用以通过将所述元素阵列的元素压缩成要存储在所述打包位阵列中的位字段来执行转换,其中所述元素从所述宽度压缩成所述一个或多个位字段长度。
10.根据权利要求8所述的系统,还包括第五逻辑,用以通过将所述打包位阵列的位字段扩展成所述元素阵列的所述元素来执行转换,其中所述元素从所述一个或多个位字段长度扩展成所述宽度。
11.根据权利要求8所述的系统,其中所述转换要根据所述打包位阵列的位字段和所述元素阵列的元素的每个对的相同位字段长度来执行。
12.根据权利要求8所述的系统,其中所述转换要根据存储在向量中的多个不同的位字段长度来执行,所述向量用以将长度指派到所述打包位阵列的位字段和所述元素阵列的元素的对的对应转换。
13.根据权利要求8所述的系统,其中所述位字段长度要基于所述元素阵列的所有元素的最小表示,所述最小表示仍将保留所述元素阵列的所述元素的准确性。
14.根据权利要求8所述的系统,其中,所述打包位阵列的所述位字段要与处理器字节表示不对齐。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔IP公司,未经英特尔IP公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680068244.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于结构阵列的向量存储/加载指令
- 下一篇:浮点(FP)加法低指令功能单元