[发明专利]事务结束加上持续性提交指令、处理器、方法和系统在审
申请号: | 201680070543.8 | 申请日: | 2016-11-18 |
公开(公告)号: | CN108292221A | 公开(公告)日: | 2018-07-17 |
发明(设计)人: | K·A·杜什;C·J·休斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/46 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指令 存储 持久性存储器 存储器操作 解码单元 处理器 事务结束 存储器事务 存储器 解码 响应 耦合 持久性 持续性 全局 | ||
1.一种处理器,包括:
解码单元,能操作用于对事务结束加上持久性提交指令进行解码;以及
执行单元,与所述解码单元耦合,所述执行单元能操作用于响应于所述指令而原子地:
确保对持久性存储器进行的所有先前存储至存储器操作将在所述指令变为全局可见之前被存储在所述持久性存储器中,所述对持久性存储器进行的所有先前存储至存储器操作在所述指令的执行开始时将已经被接受到存储器,但在所述指令的执行开始时将不一定已经被存储在所述持久性存储器中;以及
在所述指令变为全局可见之前结束事务性存储器事务。
2.如权利要求1所述的处理器,其中,所述解码单元用于对用于指示目的地存储位置的所述指令进行解码,并且其中,所述执行单元响应于所述指令而用于将值存储至所述目的地存储位置。
3.如权利要求2所述的处理器,其中,所述执行单元响应于所述指令,用于:如果所述事务性存储器事务的数据冲突在所述值被存储至所述目的地存储位置之后被检测到,则在所述指令变为全局可见之前,在检测到所述数据冲突之后,原子地提交所述事务性存储器事务的推测性状态更新。
4.如权利要求2所述的处理器,其中,所述执行单元响应于所述指令,用于:如果所述事务性存储器事务的数据冲突在所述值被存储至所述目的地存储位置之前被检测到,则在所述指令变为全局可见之前,在检测到所述数据冲突之后,原子地中止所述事务性存储器事务的推测性状态更新。
5.如权利要求1所述的处理器,其中,所述执行单元响应于所述指令而用于通过以下各项中的一项来结束所述事务性存储器事务:
在所述指令变为全局可见之前,原子地提交所述事务性存储器事务的推测性状态更新;或者
在所述指令变为全局可见之前,原子地中止所述事务性存储器事务的所述推测性状态更新。
6.如权利要求5所述的处理器,其中,所述执行单元响应于所述指令,在所述推测性状态更新将被中止时,用于将架构寄存器状态恢复至所述事务性存储器事务之前的点。
7.如权利要求5所述的处理器,其中,所述执行单元响应于所述指令,在所述推测性状态更新将被中止时,用于将回退指令地址存储至指令指针。
8.如权利要求5所述的处理器,其中,所述解码单元用于对用于指示目的地存储位置的所述指令进行解码,并且其中,所述执行单元响应于所述指令,在所述推测性状态更新将被中止时,用于将中止信息存储在所指示的目的地存储位置中。
9.如权利要求1至8中任一项所述的处理器,进一步包括用于以下操作的逻辑:允许从所述事务性存储器事务内对所述持久性存储器进行的给定的存储至存储器操作绕过事务性执行,并且在所述事务性存储器事务结束之前被非推测性地接受到存储器。
10.如权利要求1至8中任一项所述的处理器,进一步包括:
寄存器,用于存储用于指示持久性存储器的一部分的信息;以及
事务性执行旁路逻辑,用于允许从所述事务性存储器事务内对所述持久性存储器的所指示部分进行的给定的存储至存储器操作绕过事务性执行并在所述事务性存储器事务结束之前被接受到存储器。
11.如权利要求10所述的处理器,其中,所述寄存器包括存储器类型范围寄存器(MTRR),并且其中,所述持久性存储器的所述所指示部分包括持久性存储器地址范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680070543.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于加速图形分析的装置和方法
- 下一篇:用于数据解压缩的硬件装置和方法