[发明专利]高性能互连物理层有效
申请号: | 201710067578.2 | 申请日: | 2013-03-27 |
公开(公告)号: | CN107102960B | 公开(公告)日: | 2021-07-09 |
发明(设计)人: | V·伊耶;D·S·于;R·G·布兰肯希普;F·斯帕尼亚;D·D·夏尔马;J·C·斯旺森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;H04L12/933;G06F12/0813;G06F12/0815 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 性能 互连 物理层 | ||
周期性控制窗口嵌入在链路层数据流中以在串行数据链路上被发送,其中控制窗口被配置为提供包括在数据链路上发起状态转变时使用的信息在内的物理层信息。链路层数据可以在数据链路的链路传输状态期间被发送,并且控制窗口可以中止对链路层传送单元的发送。在一个方面中,信息包括指示改变链路上的活动通路的数量的尝试的链路宽度转变数据。
本申请为分案申请,其原申请是于2015年03月20日向中国专利局提交的专利申请,申请号为201380049075.2,发明名称为“高性能互连物理层”。
技术领域
本公开概括而言涉及计算机发展的领域,并且更具体地涉及包括对相互依赖的约束系统进行协调的软件发展。
背景技术
在半导体处理和逻辑设计中的进步允许可以存在于集成电路设备中的逻辑的数量的增加。作为必然结果,计算机系统配置从系统中的单个或多个集成电路发展到存在于单独集成电路上的多个核心、多个硬件线程和多个逻辑处理器,以及集成在这样的处理器中的其它接口。处理器或集成电路一般包括单个物理处理器管芯,其中处理器管芯可以包括任何数量的核心、硬件线程、逻辑处理器、接口、存储器、控制器集线器等。
作为在较小封装中适合较大处理功率的较大能力的结果,较小的计算设备增加了普及性。智能电话、平板计算机、超薄笔记本计算机和其它用户设备指数地增长。然而,所述较小的设备依赖于用于数据存储和超过规格因子的复杂处理二者的服务器。因此,对高性能计算市场(即,服务器空间)的需求也增加了。例如,在现代服务器中,一般不仅存在具有多个核心的单个处理器,而存在多个物理处理器(也被称为多个插口)以增加计算能力。但当处理功率连同计算系统中的设备的数量一起增长时,在插口和其它设备之间的通信变得更加重要。
事实上,互连从主要操纵电通信的多个传统多点总线增长到促成快速通信的充分发展的互连架构。不幸的是,作为对未来的处理器甚至消耗更高的速率的相对应的要求,关注对现有的互连架构的能力。
附图说明
图1示出了根据一个实施例的包括用于连接在计算机系统中的I/O设备的串联点对点互连的系统的简化框图。
图2示出了根据一个实施例的分层协议栈的简化框图。
图3示出了事务描述符的实施例。
图4示出了串联点对点链路的实施例。
图5示出了潜在的高性能互连(HPI)系统配置的实施例。
图6示出了与HPI相关联的分层协议栈的实施例。
图7示出了示例状态机的表示。
图8示出了示例控制超序列。
图9示出了嵌入在数据流中的示例控制窗口的表示。
图10示出了示例握手的流程图。
图11示出了到部分宽度状态的示例转变的流程图。
图12示出了从部分宽度状态的示例转变。
图13示出了用于包括多核处理器的计算系统的框图的实施例。
图14示出了用于包括多核处理器的计算系统的框图的另一实施例。
图15示出了用于处理器的框图的实施例。
图16示出了用于包括处理器的计算系统的框图的另一实施例。
图17示出了包括多个处理器插口的计算系统的块的实施例。
图18示出了用于计算系统的框图的另一实施例。
在各种附图中相似的附图标记和名称指示相似的元件。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710067578.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种通信网络服务器
- 下一篇:一种数据处理电路、系统及数据处理方法