[发明专利]基于CIC滤波器降低邻道功率比的方法及CIC滤波器在审
申请号: | 201710073541.0 | 申请日: | 2017-02-10 |
公开(公告)号: | CN106849906A | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 于茫;陈冬 | 申请(专利权)人: | 天津中兴智联科技有限公司 |
主分类号: | H03H17/02 | 分类号: | H03H17/02 |
代理公司: | 天津滨海科纬知识产权代理有限公司12211 | 代理人: | 李成运 |
地址: | 300308 天津市滨海*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 cic 滤波器 降低 功率 方法 | ||
1.基于CIC滤波器降低邻道功率比的方法,其特征在于:包括以下步骤:
1)将数据信号输入CIC滤波器,CIC滤波器的梳状器输出数据;
2)生成积分脉冲cic_inter_fs,通过插值模块对数据信号进行插值;
3)组合逻辑控制梳状器输出数据和插“0”值的切换,若cic_inter_fs=’0’,插入“0”值,积分器输入全0数据;若cic_inter_fs=’1’,积分器输入梳状器的输出数据;
4)若插入“0”值,通过位宽控制包模块计算出数据位宽,积分器输出数据。
2.根据权利要求1所述的基于CIC滤波器降低邻道功率比的方法,其特征在于:所述步骤2)中,所述插值为在数据信号的每个数值后插入数值“0”,插入个数为R-1个,所述R为插值倍数。
3.根据权利要求2所述的基于CIC滤波器降低邻道功率比的方法,其特征在于:所述步骤4)中,位宽计算公式:binter=binput+bgrow=n+log2(RD)S,binter为梳状器和积分器的数据位宽,binput为输入数据位宽n bit,bgrow为S级CIC滤波器数据位宽,R为插值倍数,D为延迟因子。
4.根据权利要求4所述的基于CIC滤波器降低邻道功率比的方法,其特征在于:所述步骤4)中,若全插入“0”值,0增益输出的数据位宽为:S*log2(RD)-log2(R)到S*log2(RD)-log2(R)+n-1位,作为数据输出。
5.一种降低邻道功率比的CIC滤波器,其特征在于:包括:S级梳状器,S级积分器、插值模块、位宽控制包模块,所述插值模块设于S级梳状器、S级积分器之间,
所述插值模块,用于对输入的数据信号进行插值;
所述位宽控制包模块,用于计算出输出数据的数据位宽。
6.根据权利要求5所述的一种降低邻道功率比的CIC滤波器,其特征在于:所述插值模块用于在输入的数据信号的每个数值后插入R-1个当前数值,所述R为插值倍数。
7.根据权利要求5所述的一种降低邻道功率比的CIC滤波器,其特征在于:所述每级梳状部分插入寄存器单元、触发器,用于实现流水线设计,增加系统运算的时钟主频。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津中兴智联科技有限公司,未经天津中兴智联科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710073541.0/1.html,转载请声明来源钻瓜专利网。