[发明专利]一种存储控制器有效
申请号: | 201710108035.0 | 申请日: | 2017-02-27 |
公开(公告)号: | CN106933510B | 公开(公告)日: | 2020-01-21 |
发明(设计)人: | 冯丹;童薇;刘景宁;魏学亮;刘翔 | 申请(专利权)人: | 华中科技大学 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 42201 华中科技大学专利中心 | 代理人: | 李智;曹葆青 |
地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 存储 控制器 | ||
1.一种存储控制器,其特征在于,包括:主机接口模块,重构配置模块,缓存控制器,存储设备控制器,处理器,可重构模块;
所述主机接口模块,用于在存储控制器与主机之间传输命令与数据;
所述重构配置模块,用于在所述主机接口模块接收到重构命令后,根据配置文件对所述可重构模块进行重构配置;
所述缓存控制器,用于控制设备端缓存的读写;
所述存储设备控制器,用于控制各类存储设备或存储器件的读写;
所述处理器,用于执行与所述主机接口模块接收的命令相关的控制程序;
所述可重构模块,用于根据功能需求,通过重构的方式进行重构配置;
所述可重构模块包括计算加速模块与近数据处理模块;
所述计算加速模块,用于对存储控制器中的计算密集型任务进行硬件加速;所述近数据处理模块,用于执行存储控制器中的数据密集型任务;
所述主机接口模块,具体用于接收主机发送的数据处理任务,并根据数据处理任务,从外部存储设备、存储器件或主机内存中获取待处理数据;
所述处理器根据所述数据处理任务为计算密集型任务或数据密集型任务,控制计算加速模块或近数据处理模块以及存储设备控制器和缓存控制器,配合完成对所述待处理数据的处理,并将处理结果通过存储设备控制器保存至所述存储设备、存储器件和/或通过所述主机接口模块反馈至主机。
2.根据权利要求1所述的存储控制器,其特征在于,所述重构配置模块,具体用于与所述主机接口模块、所述处理器以及所述缓存控制器配合完成对所述可重构模块进行重构配置:
所述主机接口模块,用于接收主机发送的重构命令,并从重构命令指定的主机地址中读取用于重构的配置文件;
所述处理器,用于通过所述缓存控制器将配置文件缓存在设备端缓存中,以及,通过所述缓存控制器将配置文件从设备端缓存中读出,并写入到所述重构配置模块中;
所述重构配置模块,用于使用配置文件完成对所述可重构模块的重构配置。
3.根据权利要求1所述的存储控制器,其特征在于,所述计算加速模块包括数据加密模块;
所述数据加密模块,用于与所述主机接口模块、所述处理器以及所述存储设备控制器配合完成对数据的加解密功能:
所述主机接口模块,用于接收主机发送的加密命令及加密密钥,并从主机内存中读取待加密的数据;
所述处理器,用于将待加密的数据和加密密钥写入到所述数据加密模块中;
所述数据加密模块,用于对待加密的数据进行数据加密;
所述存储设备控制器,用于将加密后的数据写入到存储设备或存储器件中;
所述主机接口模块,还用于接收主机发送的解密命令及解密密钥;
所述存储设备控制器,还用于从存储设备或存储器件中读取待解密的数据;
所述处理器,还用于将待解密的数据和解密密钥写入到所述数据加密模块中;
所述数据加密模块,还用于对待解密的数据进行数据解密;
所述主机接口模块,还用于将解密后的数据传输给主机内存。
4.根据权利要求1所述的存储控制器,其特征在于,所述近数据处理模块包括模式匹配模块;
所述模式匹配模块,用于与所述主机接口模块以及所述处理器配合完成模式匹配功能:
所述主机接口模块,用于接收从主机发送的模式匹配命令及待匹配的字符串;
所述处理器,用于将待匹配的字符串写到模式匹配模块中;
所述模式匹配模块,用于根据待匹配的字符串完成模式匹配,并得到匹配结果;
所述主机接口模块,还用于将匹配结果返回给主机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710108035.0/1.html,转载请声明来源钻瓜专利网。