[发明专利]一种时钟分频电路及其分频方法在审
申请号: | 201710122850.2 | 申请日: | 2017-03-03 |
公开(公告)号: | CN108540128A | 公开(公告)日: | 2018-09-14 |
发明(设计)人: | 张章;张召旭;乔瑛;侯书珺;丁义民 | 申请(专利权)人: | 北京同方微电子有限公司 |
主分类号: | H03K23/48 | 分类号: | H03K23/48 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100083 北京市海淀区五*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 锁存器 输入端 输出端连接 计数器 时钟分频 电路 反相器 分频 与门 同步器 外部输入信号 同步器输出 时钟输入 芯片功耗 芯片系统 多频率 二分频 时钟源 平衡 | ||
1.一种时钟分频电路,其特征在于,所述时钟分频电路包括计数器、第一锁存器、第二锁存器、反相器、同步器和与门,其中,计数器的输出端连接第一锁存器的输入端,第一锁存器的输出端连接与门的输入端,计数器的输出端连接同步器的输入端,同步器输出端连接第二锁存器的输入端,第二锁存器的输出端连接与门的输入端,反相器的输出端连接第二锁存器的输入端,外部输入信号作为时钟源时钟输入计数器、第一锁存器和反相器;
计数器将时钟源时钟进行三分频处理后输出第一时钟,第一锁存器将时钟源时钟和第一时钟锁存后输出第二时钟,反相器将时钟源时钟翻转后输出第三时钟,同步器将第一时钟和第三时钟同步后输出第四时钟,第二锁存器将第三时钟和第四时钟锁存后输出第五时钟,与门将第二时钟和第五时钟相与后输出三分之二时钟。
2.一种时钟分频电路的分频方法,其特征在于,所述分频方法的具体步骤为:
步骤1:外部输入信号作为时钟源时钟,计数器将时钟源时钟进行三分频处理后输出第一时钟;
步骤2:第一时钟和时钟源时钟经第一锁存器锁存后输出第二时钟;
步骤3:时钟源时钟经反相器翻转后输出第三时钟;
步骤4:第一时钟和第三时钟经同步器同步后输出第四时钟;
步骤5:第三时钟和第四时钟经第二锁存器锁存后输出第五时钟;
步骤6:第二时钟和第五时钟经与门相与后输出三分之二时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京同方微电子有限公司,未经北京同方微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710122850.2/1.html,转载请声明来源钻瓜专利网。