[发明专利]一种基于FPGA的多通道AD信号的幅度差、相位差检测方法有效
申请号: | 201710141597.5 | 申请日: | 2017-03-10 |
公开(公告)号: | CN106707023B | 公开(公告)日: | 2019-06-14 |
发明(设计)人: | 陈晓红;李建军 | 申请(专利权)人: | 四川鸿创电子科技有限公司 |
主分类号: | G01R25/00 | 分类号: | G01R25/00;G01R19/10 |
代理公司: | 成都弘毅天承知识产权代理有限公司 51230 | 代理人: | 李春芳 |
地址: | 610011 四川省成都市高新*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 通道 ad 信号 幅度 相位差 检测 方法 | ||
1.一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,包括如下步骤:
步骤一:使用AD采集芯片采集多路信号,得到每一路信号的同步时钟与数据,并选择一路信号作为参考基准信号,剩余的每一路信号均分别作为AD检测信号;
步骤二:分为I、Q两路,采用半带滤波器进行降采样率及滤波,分别将AD检测信号和参考基准信号的采样率降低到1KHz,并存FIFO,用于跨时钟域数据处理;
步骤三:以参考基准信号的同步时钟作为每路AD检测信号和参考基准信号读取FIFO的时钟,同时读取出FIFO中的每路AD检测信号和参考基准信号;
步骤四:将每路AD检测信号均同时独立和参考基准信号相除,得到新的多路信号;
步骤五:再分I、Q两路对新的多路信号分别进行FIR滤波,得到滤波后信号,并存FIFO;
步骤六:当I、Q两路的FIFO都为非空时,取出I、Q两路中的数据,
A).取出的I、Q两路数据均进行FFT,求出零频信号功率,得到每路AD检测信号与参考基准信号的幅度差;
B).对I、Q两路数据为非空时的比值求反正切,得到每路AD检测信号与参考基准信号的相位差,具体的相位差Θ=arctan(α),
α=FIFO_a_data/FIFO_b_data,
其中arctan()表示反正切函数,α表示I、Q两路数据为非空时的比值求反正切,FIFO_a_data、FIFO_b_data分别表示当I、Q两路的FIFO都为非空时的数据。
2.如权利要求1所述的一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,步骤一中,还分别去除了AD检测信号和参考基准信号数据中的直流分量。
3.如权利要求1或2所述的一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,AD检测信号和参考基准信号为中频信号源,步骤一中,还分别去掉了AD检测信号和参考基准信号的中频。
4.如权利要求2所述的一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,步骤三中,还分别将AD检测信号和参考基准信号的直流偏移量去除。
5.如权利要求3所述的一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,去掉中频的具体方式为:使用同步时钟的数控振荡器NCO产生的正弦、余弦信号对信号进行数字混频,去掉中频。
6.如权利要求1所述的一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,步骤五中,在进行FIR滤波的前后均对I、Q两路的信号分别去除直流偏移量,再存FIFO。
7.如权利要求1所述的一种基于FPGA的多通道AD信号的幅度差、相位差检测方法,其特征在于,参考基准信号选择第一路信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川鸿创电子科技有限公司,未经四川鸿创电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710141597.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:真空密封整理装置及衣物真空收纳套件
- 下一篇:一种鲜果保鲜盒及其使用方法