[发明专利]命令窗口生成器和具有命令窗口生成器的存储器装置有效
申请号: | 201710541654.9 | 申请日: | 2017-07-05 |
公开(公告)号: | CN107578790B | 公开(公告)日: | 2021-03-09 |
发明(设计)人: | 姜锡龙;崔训对 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 刘灿强;刘美华 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 命令 窗口 生成器 具有 存储器 装置 | ||
1.一种命令窗口生成器,被配置为在接收到命令的一定的延时之后生成用于处理与所述命令相关联的数据的命令窗口,所述命令窗口生成器包括:
时钟冻结器电路,被配置为:接收从输入时钟信号分频出的第一时钟信号,并且从第一时钟信号生成第二时钟信号,其中,第二时钟信号具有与时钟冻结信号的逻辑低段对应的冻结段;
第一电路,被配置为:接收第二时钟信号作为输入,并且在第一延迟时间之后输出第二时钟信号;
第二电路,具有与第一电路相同的结构,并且被配置为接收第一电路的输出作为输入并且在第一延迟时间之后输出第三时钟信号;以及
延迟测量电路,被配置为:接收第二时钟信号和第三时钟信号作为输入,通过将第二时钟信号与第三时钟信号之间的延迟时间转换为输入时钟信号的周期数而生成延迟信号,并且使用延迟信号将命令窗口生成为与所述数据的数据窗口对应。
2.根据权利要求1所述的命令窗口生成器,其中,延迟测量电路在从所述延时减去第二时钟信号与第三时钟信号之间的延迟时间的点处生成延时控制信号,并且
第一电路接收延时控制信号作为输入,并且在第一延迟时间之后输出命令窗口。
3.根据权利要求1所述的命令窗口生成器,其中,延迟测量电路将在第三时钟信号的冻结段中计数出的第二时钟信号的周期数输出为延迟信号,并且将延迟信号的第二时钟信号的周期数转换为输入时钟信号的周期数。
4.根据权利要求1所述的命令窗口生成器,其中,所述命令窗口生成器还包括:延时控制电路,被配置为基于所述延时和突发长度来生成延时控制信号,并且
延时控制电路被配置为在所述延时内的在延迟信号的转换的输入时钟信号的所述周期数之前生成延时控制信号。
5.根据权利要求4所述的命令窗口生成器,其中,延时控制信号生成为在对应于突发长度的时段期间被激活。
6.根据权利要求5所述的命令窗口生成器,所述命令窗口生成器还包括:
一边沿同步电路,被配置为将由第一电路输出的命令窗口设置为使得命令窗口具有在数据窗口之前的输入时钟信号的一个边沿被激活并且在数据窗口之后的输入时钟信号的一个边沿被禁用的窗口。
7.根据权利要求1所述的命令窗口生成器,其中,第一电路包括数据写入路径的电路部分和写入命令路径的电路部分。
8.根据权利要求1所述的命令窗口生成器,其中,第一电路包括数据读取路径的电路部分和读取命令路径的电路部分。
9.一种存储器装置,所述存储器装置包括:
存储器单元阵列,包括多个存储器单元;
时钟缓冲器,被配置为:响应于输入到时钟缓冲器的时钟信号而生成内部时钟信号;
命令解码器,被配置为:通过对接收的与内部时钟信号同步的命令进行解码来生成命令信号;
命令窗口生成器,被配置为:在接收到命令的一定延时之后生成用于处理与所述命令相关联的数据的命令窗口;以及
输入和输出缓冲器,被配置为:响应于命令窗口而接收写入数据并且将写入数据提供给存储器单元阵列,将从存储器单元阵列读取的读取数据提供给数据总线,
其中,命令窗口生成器被配置为:通过使用第一电路和具有与第一电路相同的结构并且与第一电路串联连接的第二电路,通过将输入到第一电路的第二时钟信号与从第二电路输出的第三时钟信号之间的延迟时间转换为内部时钟信号的周期数,来生成延迟信号,并且使用延迟信号来将命令窗口调整为对应于与所述命令相关联的数据的数据窗口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710541654.9/1.html,转载请声明来源钻瓜专利网。