[发明专利]设备连接检测有效
申请号: | 201710722951.3 | 申请日: | 2013-06-27 |
公开(公告)号: | CN107688550B | 公开(公告)日: | 2020-09-15 |
发明(设计)人: | H.陈;K.H.张 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/38 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张涛 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 设备 连接 检测 | ||
1.一种通用串行总线USB设备,具有下游端口,所述USB设备包括:
物理层电路,其耦合到第一信号线和第二信号线;
用于通过检测所述第一信号线或所述第二信号线是否由上游端口驱动来检测与所述上游端口的连接的电路;
用于基于检测到与所述上游端口的连接向所述上游端口提供确认信号的电路,其中用于提供所述确认信号的电路用于响应于检测到所述第一信号线已经被驱动而驱动所述第二信号线,并且响应于检测到所述第二信号线已经被驱动而驱动所述第一信号线;以及
用于声明所述上游端口的设备连接的电路;
其中用于声明所述上游端口的设备连接的电路用于响应于检测到所述第一信号线已经被驱动而声明全速/高速设备连接,并且响应于检测到所述第二信号线已经被驱动而声明低速设备连接。
2.根据权利要求1所述的通用串行总线USB设备,还包括用于响应于确定所述上游端口的数据速率能力为全速或高速而检测来自所述上游端口的数字信号以确定所述上游端口是否具有高速能力的电路。
3.根据权利要求1所述的通用串行总线USB设备,还包括用于在所述上游端口是通用串行总线便携式设备的情况下在所述第一信号线或所述第二信号线上接收来自所述上游端口的带内消息的电路。
4.根据权利要求1所述的通用串行总线USB设备,还包括发送器、接收器以及用于在通电时停用所述发送器并且启用所述接收器的电路。
5.根据权利要求1所述的通用串行总线USB设备,其中用于声明设备连接的电路用于通过在转发器运行在外围模式中的情况下或者为下游端口或上游端口重启做准备的情况下声明主机功能被连接,而声明设备连接。
6.根据权利要求1所述的通用串行总线USB设备,其中用于声明所述上游端口的设备连接的电路用于:
基于在所述第一信号线上检测到逻辑“1”,在所述第二信号线上提供另一确认信号长达一持续时间TACK;以及
如果在TACK结束时所述第一信号线已经转换为逻辑“0”,则声明全速/高速设备连接。
7.根据权利要求1所述的通用串行总线USB设备,其中所述下游端口是USB主机。
8.根据权利要求1所述的通用串行总线USB设备,其中用于检测的电路和用于提供的电路包含在所述物理层电路中。
9.根据权利要求1所述的通用串行总线USB设备,还包括所述上游端口,所述上游端口包括:
用于驱动所述第一信号线或所述第二信号线以识别针对要在所述上游端口与所述下游端口之间进行的连接的数据速率的电路;以及
用于通过所述第一信号线或第二信号线从所述下游端口接收所述确认信号的电路。
10.一种通用串行总线USB设备,具有下游端口,所述USB设备包括:
物理层电路,其耦合到第一信号线和第二信号线;
用于通过检测所述第一信号线或所述第二信号线上的逻辑“1”来检测与上游端口的连接的电路;
用于基于检测到与所述上游端口的连接向所述上游端口提供第一确认信号的电路,其中用于提供所述第一确认信号的电路用于响应于在所述第一信号线上检测到逻辑“1”而在所述第二信号线上驱动逻辑“1”,并且响应于在所述第二信号线上检测到逻辑“1”而在所述第一信号线上驱动逻辑“1”;以及
用于声明所述上游端口的设备连接的电路;
其中用于声明所述上游端口的设备连接的电路用于:
如果在所述第一信号线上检测到逻辑“1”,则在所述第二信号线上提供第二确认信号长达一持续时间TACK;以及
如果在TACK结束时所述第一信号线已经从逻辑“1”转换为逻辑“0”,则声明全速/高速设备连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710722951.3/1.html,转载请声明来源钻瓜专利网。