[发明专利]内部时钟发生电路有效
申请号: | 201710734849.5 | 申请日: | 2017-08-24 |
公开(公告)号: | CN108417234B | 公开(公告)日: | 2021-12-31 |
发明(设计)人: | 张圣泉;金庚焕;金东均 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 程强;许伟群 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内部 时钟 发生 电路 | ||
一种内部时钟发生电路包括内插时钟发生电路和锁定时钟发生电路。内插时钟发生电路响应于开关控制信号和电流控制信号来从分频时钟信号产生内插时钟信号。锁定时钟发生电路包括振荡器,并且从内插时钟信号产生用于产生内部时钟信号的锁定时钟信号。
相关申请的交叉引用
本申请要求2017年2月9日提交的申请号为10-2017-0018268的韩国专利申请的优先权,其通过引用整体合并于此。
技术领域
本公开的实施例涉及产生内部时钟信号的内部时钟发生电路。
背景技术
随着半导体器件的集成度增加,半导体器件已经被持续开发以提高操作速度。与用于操作的外部时钟信号同步的同步半导体器件已经被提出以提高操作速度。在同步半导体器件的情况下,如果数据同步于外部时钟信号而被输出,则可能出现与来自时钟(tAC)的输出数据访问时间相对应的延迟时间,以减少有效的数据窗口。结果,当同步半导体器件以高频操作时,同步半导体器件可能发生故障。
发明内容
根据实施例,内部时钟发生电路包括内插时钟发生电路和锁定时钟发生电路。内插时钟发生电路响应于开关控制信号和电流控制信号来从分频时钟信号产生内插时钟信号。锁定时钟发生电路包括振荡器,并且从内插时钟信号产生用于产生内部时钟信号的锁定时钟信号。开关控制信号的逻辑电平组合和电流控制信号的逻辑电平组合通过将分频时钟信号的相位与反馈时钟信号的相位进行比较来设置。反馈时钟信号通过将锁定时钟信号延迟预定的延迟时间来产生。
根据另一个实施例,内部时钟发生电路包括内插时钟发生电路和锁定时钟发生电路。内插时钟发生电路包括第一选择驱动器至第四选择驱动器,并且响应于开关控制信号来选择第一选择驱动器至第四选择驱动器之中的两个驱动器作为第一选中的选择驱动器和第二选中的选择驱动器。此外,内插时钟发生电路接收分频时钟信号以使用具有第一驱动能力的第一选中的选择驱动器来驱动内插时钟信号,并且接收分频时钟信号以使用具有第二驱动能力的第二选中的选择驱动器来驱动内插时钟信号。锁定时钟发生电路包括振荡器以从内插时钟信号产生用于产生内部时钟信号的锁定时钟信号。
附图说明
鉴于附图和所附的详细描述,本公开的各种实施例将变得更加明显,其中:
图1是图示根据本公开的实施例的内部时钟发生电路的配置的框图;
图2是图示包括在图1的内部时钟发生电路中的控制码发生电路的示例的框图;
图3是图示包括在图1的内部时钟发生电路中的内插时钟发生电路的示例的电路图;
图4是图示图3所示的内插时钟发生电路的操作的表格;
图5和图6是图示图3所示的内插时钟发生电路的操作的时序图;
图7是图示包括在图1的内部时钟发生电路中的锁定时钟发生电路的示例的电路图;
图8是图示包括在图7的锁定时钟发生电路中的任意反相器的示例的电路图;
图9是图示包括在图1的内部时钟发生电路中的源电压发生电路的示例的框图;
图10是图示包括在图9的源电压发生电路中的复制延迟电路的示例的电路图;
图11是图示包括在图9的源电压发生电路中的电压输出电路的示例的电路图;以及
图12是图示采用图1所示的内部时钟发生电路的电子系统的配置的框图。
具体实施方式
下面将参照附图描述本公开的各种实施例。然而,本文所描述的实施例仅用于说明的目的,并非意在限制本公开的范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710734849.5/2.html,转载请声明来源钻瓜专利网。