[发明专利]像素内部补偿电路及驱动方法有效
申请号: | 201710737280.8 | 申请日: | 2017-08-24 |
公开(公告)号: | CN107393478B | 公开(公告)日: | 2019-12-24 |
发明(设计)人: | 何健;许神贤 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/3233 | 分类号: | G09G3/3233 |
代理公司: | 44265 深圳市德力知识产权代理事务所 | 代理人: | 林才桂;刘巍 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 内部 补偿 电路 驱动 方法 | ||
1.一种像素内部补偿电路,其特征在于,包括:
第一薄膜晶体管(T1),其栅极连接第三控制信号(SCAN3),源极和漏极分别连接数据电压(Vdata)和第一节点(A);
第二薄膜晶体管(T2),其栅极连接第一节点(A),源极和漏极分别连接第二节点(B)和电源高电位(OVDD);
第三薄膜晶体管(T3),其栅极连接第一控制信号(SCAN1),源极和漏极分别连接第一节点(A)和参考电位(Vref);
第四薄膜晶体管(T4),其栅极连接第二控制信号(SCAN2),源极和漏极分别连接第二节点(B)和初始电位(Vini);
电容(C1),其两端分别连接第一节点(A)和第二节点(B);
OLED,其阳极连接第二节点(B),阴极连接电源低电位(OVSS);
该初始电位(Vini)<OLED的开启电压,参考电位(Vref)-初始电位(Vini)>第二薄膜晶体管(T2)的阈值电压;
所述第一控制信号(SCAN1),第二控制信号(SCAN2),以及第三控制信号(SCAN3)的时序配置为包括重置阶段,侦测阶段,数据写入阶段,以及发光阶段;
分别配置当前行像素与相邻行像素的第一控制信号(SCAN1),第二控制信号(SCAN2),以及第三控制信号(SCAN3)的时序,使当前行像素的数据写入阶段与相邻行像素的数据写入阶段相互错开;
内部补偿过程包括上述重置阶段,侦测阶段,数据写入阶段,以及发光阶段四个阶段,上下两行相邻像素在重置阶段、侦测阶段重叠,从而使得上下两行相邻像素的内部补偿过程重叠进行。
2.如权利要求1所述的像素内部补偿电路,其特征在于,在重置阶段,所述第一控制信号(SCAN1)为高电平,第二控制信号(SCAN2)为高电平,第三控制信号(SCAN3)为低电平。
3.如权利要求1所述的像素内部补偿电路,其特征在于,在侦测阶段,所述第一控制信号(SCAN1)为高电平,第二控制信号(SCAN2)为低电平,第三控制信号(SCAN3)为低电平。
4.如权利要求1所述的像素内部补偿电路,其特征在于,在数据写入阶段,所述第一控制信号(SCAN1)为低电平,第二控制信号(SCAN2)为低电平,第三控制信号(SCAN3)为高电平。
5.如权利要求1所述的像素内部补偿电路,其特征在于,在发光阶段,所述第一控制信号(SCAN1)为低电平,第二控制信号(SCAN2)为低电平,第三控制信号(SCAN3)为低电平。
6.一种如权利要求1所述的像素内部补偿电路的驱动方法,其特征在于,在重置阶段,所述第一控制信号(SCAN1)为高电平,第二控制信号(SCAN2)为高电平,第三控制信号(SCAN3)为低电平;在侦测阶段,所述第一控制信号(SCAN1)为高电平,第二控制信号(SCAN2)为低电平,第三控制信号(SCAN3)为低电平;在数据写入阶段,所述第一控制信号(SCAN1)为低电平,第二控制信号(SCAN2)为低电平,第三控制信号(SCAN3)为高电平;在发光阶段,所述第一控制信号(SCAN1)为低电平,第二控制信号(SCAN2)为低电平,第三控制信号(SCAN3)为低电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710737280.8/1.html,转载请声明来源钻瓜专利网。