[发明专利]存储电路和数据处理系统有效
申请号: | 201710747743.9 | 申请日: | 2017-08-25 |
公开(公告)号: | CN107785041B | 公开(公告)日: | 2023-06-16 |
发明(设计)人: | 希德哈塔·达斯;戴维·米歇尔·布尔;普若内·普拉巴特 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G11C5/14 | 分类号: | G11C5/14;G11C7/10;G11C11/417 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 电路 数据处理系统 | ||
1.一种存储电路,包括:
数据存储元件阵列;
访问电路,用于通过针对数据存储元件的访问信号来访问由该数据存储元件存储的数据位,所述数据存储元件被使能以供访问;以及
控制电路,用于使能各数据存储元件组以供访问,所述组具有组大小,所述组大小为1或更大,针对一组中的数据存储元件的访问信号被组合以提供对于该数据存储元件组公共的组合访问信号;
所述控制电路配置为在至少第一模式和第二模式中操作,所述第一模式中的组大小不同于所述第二模式中的组大小,并且配置为根据被提供给所述电路的电源电压在所述第一模式或第二模式中操作。
2.根据权利要求1所述的电路,其中,所述第二模式中的组大小大于所述第一模式中的组大小。
3.根据权利要求2所述的电路,其中,所述第一模式中的组大小是1,并且所述第二模式中的组大小大于1。
4.根据权利要求1所述的电路,其中:
所述访问电路包括写入电路,所述写入电路配置为通过向数据存储元件提供写入信号来将数据位写入到该数据存储元件中;以及
所述控制电路配置为:关于将数据位写入到给定数据存储元件中的写入操作,控制将该数据位写入到包含所述给定数据存储元件的组中的所有数据存储元件中。
5.根据权利要求1所述的电路,包括用于将数据存储元件映射到存储地址的地址解码电路,所述地址解码电路和所述控制电路在具有大于1的组大小的操作模式中协作以将每组数据存储元件映射到同一个存储地址。
6.根据权利要求1所述的电路,其中,所述控制电路配置为响应于较低电源电压在所述第二模式中操作,并且响应于较高电源电压在所述第一模式中操作。
7.根据权利要求1所述的电路,其中,所述访问电路包括读取电路,所述读取电路配置为通过检测由数据存储元件输出的读取信号来读取由该数据存储元件存储的数据位;以及
对于被使能以供访问的数据存储元件组,由该组中的数据存储元件输出的读取信号被组合,以提供对于该数据存储元件组公共的组合读取信号以供读取电路检测。
8.根据权利要求1所述的电路,包括:
第一控制线阵列,连接到所述数据存储元件阵列,所述第一控制线阵列的控制线使能所述数据存储元件的相应子集;以及
第二控制线阵列,用于将给定的访问电路连接到包括每个使能的子集中的数据存储元件在内的多个数据存储元件,以便将该给定的访问电路连接到所述多个数据存储元件中的数据存储元件。
9.根据权利要求8所述的电路,其中:
所述数据存储元件阵列包括多行和多列的数据存储元件;
所述第一控制线阵列中的控制线配置为使能各行数据存储元件;以及
所述第二控制线阵列中的控制线与各列数据存储元件相关联。
10.根据权利要求8所述的电路,其中,所述控制电路配置为通过断言所述第一控制线阵列的两个或更多个控制线来使能数据存储元件组以供访问。
11.根据权利要求1所述的电路,其中,所述控制电路配置为在均具有不同的相应组大小的三个或更多个模式中操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710747743.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种耐刮擦高黏性柔性光伏反光贴膜
- 下一篇:一种新型导光板