[发明专利]存储器控制器、存储器系统和操作存储器控制器的方法有效
申请号: | 201710790161.9 | 申请日: | 2017-09-05 |
公开(公告)号: | CN107977325B | 公开(公告)日: | 2022-12-13 |
发明(设计)人: | 金诗惠 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 王兆赓;张川绪 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制器 系统 操作 方法 | ||
公开存储器控制器、存储器系统和操作存储器控制器的方法。一种存储器控制器包括:CPU,选择存储体;存储器,存储与所选择的存储体相关联的第一扩展地址;以及存储器管理单元(MMU),克隆第一扩展地址并且将克隆的第一扩展地址存储在第二扩展地址中。MMU包括监听逻辑,所述监听逻辑存储对应于第一扩展地址的第一地址,从CPU接收第二地址,比较第一地址和第二地址,并且响应于第一地址和第二地址的比较提供更新信号。MMU还包括克隆寄存器,所述克隆寄存器响应于更新信号,使用从CPU接收的输入数据更新存储在第二扩展地址中的地址。存储器和MMU二者经由低延迟接口直接连接到CPU。
本申请要求2016年10月24日提交的第10-2016-0138239号韩国专利申请的优先权,所述韩国专利申请的主题通过引用整体包含于此。
技术领域
本发明构思总体上涉及存储器控制器、包括存储器控制器的存储器系统,和/或操作存储器控制器或存储器系统的方法。更具体地讲,本发明构思涉及存储器控制器、基于闪存的存储器系统以及操作所述存储器系统的方法。
背景技术
特定的现代电子装置包含可包括“内置闪存”或“片上系统”(SoC)装置的存储器资源。即,一个或多个闪存单元阵列和相关的外围电路可被布置在单个半导体芯片上,以整体地或部分地形成集成电路。外围电路可多方面地包括:高压电路、用于组成的微控制器或处理器的逻辑电路等。
在以下称为SoC存储器系统的大量装置中,存在通常必须在大小、功耗、操作速度(或频率)和数据吞吐量(带宽)之间做出的权衡。一般来说,更大的带宽带来更高的单位成本和增加的物理尺寸(即,降低的部件集成密度)。因此,SoC存储器系统将经常包括提供高带宽能力的存储器子系统或部件(以下称为“高带宽存储器”)和提供相对较低带宽能力的其他存储器子系统或部件(“低带宽存储器”)。这些不同的SoC存储器子系统或部件在操作上是不同的,至少在性能方面是不同的,但是通常以多级方案来配置,以解决组成的SoC存储器系统的操作所呈现的不同需求和权衡。
在这个背景下,相对于中央处理器(CPU),高带宽存储器将呈现相对低的数据/信号延迟。高带宽存储器还可经专用接口由CPU直接访问。因此,从系统配置的观点来看,高带宽存储器可被认为是低级存储器。相反,低带宽存储器被配置为使用系统总线协议访问其他SoC存储器系统部件。因此,低带宽存储器可被认为是高级存储器。
现代SoC存储器系统需要大数据存储容量,因此通常包括大容量数据存储装置。
鉴于SoC存储器系统的这些共同方面,已经提出各种操作方法来有效地存储和访问数据。在这方面,所谓的“体存储扩展方法”是一种通常理解的方法。体存储扩展方法是将可互换的物理存储器映射到相同的地址空间,以增加可用存储量的方法。然而,当体存储扩展方法用于控制现代SoC存储器系统的操作时,特定延时(或延迟)问题可不利地影响整体性能。即,在使用系统总线协议的Soc存储器系统中访问低带宽存储器可引入附加的信号延迟,从而降低性能。例如,在上述配置中,通常需要频繁地改变(或更新)与存储器的存储体扩展相关联的扩展地址。
发明内容
在一个方面,本发明构思提供一种存储器控制器,当需要根据闪存的存储体扩展来更新扩展地址时,所述存储器控制器通过使用具有高带宽的低级存储器接口呈现出改进的操作速度和性能。
在另一方面,本发明构思提供了一种包括所述类型的存储器控制器以及使用相应的操作方法的存储器系统。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710790161.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:存储系统及其损耗均衡方法
- 下一篇:绘本识别方法及电子设备