[发明专利]一种闪存单元结构的形成方法在审
申请号: | 201710796643.5 | 申请日: | 2017-09-06 |
公开(公告)号: | CN107623003A | 公开(公告)日: | 2018-01-23 |
发明(设计)人: | 田志;钟林建;殷冠华;陈昊瑜 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L27/11521 | 分类号: | H01L27/11521;H01L27/11548 |
代理公司: | 上海思微知识产权代理事务所(普通合伙)31237 | 代理人: | 智云 |
地址: | 201203 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 闪存 单元 结构 形成 方法 | ||
技术领域
本发明涉及半导体集成电路制造领域,且特别涉及一种闪存单元结构的形成方法。
背景技术
闪存由于其具有高密度,低价格,和电可编程,擦除的优点已被广泛作为非易失性记忆体应用的最优选择。目前闪存单元主要是在65纳米技术节点进行,随着对大容量闪存的要求,利用现有技术节点,每片硅片上的芯片数量将会减少。同时新的技术节点的日益成熟,也促使闪存单元用高节点的技术进行生产。意味着需要将闪存单元的尺寸进行缩减,按照原有结构进行的闪存单元的有源区宽度和沟道的长度的缩减,会影响闪存单元之间的互扰,同时由于尺寸的缩减,原有结构已经不能满足要求。现在发展的45纳米闪存单元使用自对准的有源区,将浮栅极和有源区做成同样的尺寸,从而可以实现降低的闪存单元之间的互扰,从而为进一步缩减提供了可能性。但是在多晶硅栅极的形成过程中,通常使用以下两种方法:
方法1:氮化硅去除+闪存单元打开(湿法+干法)
优点:浮栅极的尖角由于氮化硅提前去除和湿法提前打开,而被干法刻蚀,圆滑,不会有后续尖角的高电场诱导的电子丢失问题。
缺点:氮化硅去除后,闪存区打开去除氧化硅,对于浮栅极表面影响,表面氧化再去除后的均匀性变差(由于浮栅极是多晶硅,晶界处影响较大)。
方法2:闪存单元打开(湿法+干法)+氮化硅去除
优点:氮化硅后去除,可以避免前面闪存单元打开过程中对于浮栅极多晶硅的损伤。
缺点:浮栅极的尖角由于氮化硅未去除,不能露出,导致浮栅极的尖角不能圆化,后续高电场容易积累,有电荷丢失风险。
这两种方法不能同时实现浮栅极尖角的圆弧化和闪存浮栅极顶部被干法刻蚀损伤的问题。本发明利用增加的氧化硅将浮栅极的尖角提前圆弧化,同时实现浮栅极尖角的圆弧化和闪存单元浮栅极顶部未受损伤的闪存单元,从而为继续缩减的闪存单元提供了另一种优化的方法。
发明内容
本发明提出一种闪存单元结构的形成方法,解决45纳米闪存单元的工艺集成问题,从而取得浮栅极尖角圆弧化和浮栅极表面非损伤的闪存单元。
为了达到上述目的,本发明提出一种闪存单元结构的形成方法,包括下列步骤:
器件离子注入形成衬底结构;
在上述结构上依次沉积闪存氧化层、浮栅多晶硅层、氧化硅层和氮化硅层;
在上述结构上形成浅沟槽隔离结构;
对上述结构进行衬垫氧化硅预清洗处理,去除部分氧化硅层,露出浮栅多晶硅尖角;
在上述结构的浅沟槽结构中形成衬垫氧化硅层,氧化露出的浮栅多晶硅尖角,使尖角处圆滑;
在所述浅沟槽中沉积氧化硅隔离并进行刻蚀;
刻蚀去除所述氮化硅层直至露出所述浮栅多晶硅层。
进一步的,所述浮栅多晶硅层上沉积的氧化硅层厚度为10-50埃。
进一步的,所述衬垫氧化硅预清洗处理采用氢氟酸溶液。
进一步的,所述浅沟槽结构上形成衬垫氧化硅层后进行化学机械研磨直至露出氮化硅层。
进一步的,所述浅沟槽中氧化硅刻蚀采用各向同性的湿法刻蚀。
进一步的,所述氮化硅层刻蚀采用干法刻蚀。
本发明提出的闪存单元结构的形成方法,在浮栅(FG)层和氮化硅层(SiN)之间加入一层氧化硅层(SiO2),在后续的衬垫氧化硅预清洗时,去除部分氧化硅,这部分去除氧化硅后浮栅极的多晶硅露出部分,在后续的衬垫氧化硅层形成时可以氧化已经露出的多晶硅,从而使尖角处圆滑,从而取得浮栅极尖角圆弧化和浮栅极表面非损伤的闪存单元,同时实现高可靠性和未损伤浮栅极。
附图说明
图1所示为本发明较佳实施例的闪存单元结构的形成方法流程图。
图2~图7所示为本发明较佳实施例的闪存单元形成方法的结构示意图。
具体实施方式
以下结合附图给出本发明的具体实施方式,但本发明不限于以下的实施方式。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比率,仅用于方便、明晰地辅助说明本发明实施例的目的。
请参考图1,图1所示为本发明较佳实施例的闪存单元结构的形成方法流程图。本发明提出一种闪存单元结构的形成方法,包括下列步骤:
步骤S01:器件离子注入形成衬底结构;
步骤S02:在上述结构上依次沉积闪存氧化层、浮栅多晶硅层、氧化硅层和氮化硅层;
步骤S03:在上述结构上形成浅沟槽隔离结构;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710796643.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种高强度瓦楞纸箱
- 下一篇:一种防燃Al‑Li‑Ta合金
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的